ZHCUDF3 November   2025

 

  1.   1
  2.   说明
  3.   资源
  4.   特性
  5.   应用
  6.   6
  7. 1系统说明
    1. 1.1 主要系统规格
  8. 2系统概述
    1. 2.1 方框图
    2. 2.2 设计注意事项
    3. 2.3 重点产品
      1. 2.3.1 ADS127L21B
      2. 2.3.2 REF81
      3. 2.3.3 REF54
      4. 2.3.4 RES21A
      5. 2.3.5 THP210
      6. 2.3.6 OPA828
  9. 3系统设计原理
    1. 3.1 范围选择
    2. 3.2 线性度和低噪声信号链
    3. 3.3 校准
    4. 3.4 系统设计其他注意事项
  10. 4硬件、软件、测试要求和测试结果
    1. 4.1 硬件说明
      1. 4.1.1 PCB 接口
      2. 4.1.2 输入多路复用器
      3. 4.1.3 增益多路复用器
      4. 4.1.4 电源
      5. 4.1.5 时钟树
    2. 4.2 软件要求
    3. 4.3 测试设置
    4. 4.4 测试结果
      1. 4.4.1 积分非线性度测量
      2. 4.4.2 噪声仿真
      3. 4.4.3 噪声测量
      4. 4.4.4 结语
  11. 5设计和文档支持
    1. 5.1 设计文件
      1. 5.1.1 原理图
      2. 5.1.2 BOM
    2. 5.2 工具
    3. 5.3 文档支持
    4. 5.4 支持资源
    5. 5.5 商标
  12. 6作者简介

PCB 接口

图 4-2 显示了 PCB 连接器。数字接口可通过 J15(连接至 PHI 控制器)或 J16(引脚接头)进行访问。J16 设有一排接地的接口,可轻松连接示波器或逻辑分析仪。本参考设计需接入外部电源方可工作,供电接口位于 J21。引脚接头用于选择输入和设置可编程增益放大器的增益值。

TIDA-010970 PCB 连接器图 4-2 PCB 连接器
表 4-1 TIDA-010970 外部连接接口
连接器说明
J1用于输入信号的 SMA 连接器
J2用于输入信号的接头连接器
J3、J4、J5、J6、J7输入多路复用器 (U7) 的使能和输入选择接头。有关更多详细信息,请参阅 表 4-2
J10THP210 关断的接头
J11、J12、J13、J14增益多路复用器的使能和输入选择接头。有关更多详细信息,请参阅 表 4-3
J15要将 QSH 连接器连接到 PHI,最佳做法是在连接前给 PCB 供电
J16SPI 信号接头,用于调试和探测,或连接到另一块板(如果没有 QSH)
JP1EEPROM 使能
JP21–2:外部 IOVDD 信号
2–3:由 TPS7A47 生成的 IOVDD 信号
JP3LDO 使能
JP41–2:为 ADC CLK 引脚选择板载时钟
2–3:为 ADC CLK 引脚选择 PHI 时钟
JP51–2:选择外部时钟作为板载时钟
2–3:选择本机振荡器 (Y1) 作为板载时钟

该参考设计旨在与精密主机接口 (PHI) 板配合使用,从而轻松连接 ADS127L21 图形用户界面 (GUI)。此外,该 PCB 还设有一个接头,用于通过外部控制器访问来自 ADC 的数字信号。另请参阅 图 4-2 了解完整的 PCB 连接说明。