ZHCUDD5 October 2025
镇流电阻器提供了一种将多个电压源连接在一起来为常见负载供电的简便方法。尽可能减小每个 LDO 输出端的电压差(称为误差电压 VE)至关重要。随着 LDO 精度的提高,可以减小镇流电阻器的大小。
每个 TPS7B7702-Q1 具有两个共享内部基准的内部 LDO 通道。这消除了利用镇流电阻器并联 LDO 时的主要误差源(即基准电压之间的差异)。其余的误差源来自镇流电阻器、内部输出场效应晶体管 (FET) 和放大器。这些误差显示为失调电压,它也是线路和负载的函数。失调电压与设定点反馈电阻器的容差相结合,构成了每个 LDO 的总误差 VE。为了在不同 LDO 之间实现最小的电流共享误差,请使用 0.1%(或更优的)容差反馈电阻器。失调电压被内部误差放大器增益放大,该增益被设置为用于确定 VOUT 的所需输出电压的函数。在该参考设计中,为简单起见,所有镇流电阻器均配置为相同的值。
过去,使用 方程式 1 选择镇流电阻来设置并联 LDO 的电流不平衡 IMAX。
该公式未考虑负载电压 VLOAD,这也是大多数采用并联 LDO 设计的现代电源的要求。德州仪器 (TI) 已经使用镇流电阻器对并联 LDO 的设计和分析进行了现代化改造(请参阅参考资料 [4] 和 [6]),并开发了一个可下载的软件工具来为我们的 LDO 和一组系统要求设计 RB(请参阅参考资料 [5])。采用镇流电阻器的并联 TPS7B7702-Q1 器件在设计时使用可下载的软件工具来评估系统要求并设计必要的镇流电阻。
图 2-4 屏幕截图显示了利用镇流电阻器计算器的并联 LDO除 IOUTn 和 VLOAD 之外,其他系统要求可能需要使用并联 LDO 拓扑,例如噪声、PSRR、压降和热限制。简而言之,利用镇流电阻器的并联 LDO:
有关所有这些系统要求的详细讨论,利用并联 LDO 如何提高性能,以及您的系统要求需要多少个并联 LDO,请参阅参考资料 [4]、[5] 和 [6]。
镇流电阻器通常用作 PCB 引线或分立式电阻器。一般而言,PCB 引线电阻器适用于低成本的应用。对于在窄温度范围内运行或经历极高温度的应用,PCB 引线电阻器也是不错的选择。引线电阻器是多个低电流器件并联在一起时的理想选择(例如在可用输出电流通常受到限制的高压 LDO 中可以看到)。
对于需要最高性能的应用(其中输出电压容差和瞬态响应至关重要),分立式电阻器是不错的选择。分立式电阻器方法还适用于并联高电流器件的应用(例如可随时使用高电流器件的低电压 LDO)。当环境温度超过 125°C 时,使用分立式镇流电阻器进行设计变得具有挑战性,在 150°C 以上时很难使用分立式镇流电阻器。有关镇流电阻器分析和设计的详细讨论,请参阅参考资料 [4]
| 镇流电阻器选项 | 相关成本 | 容差 | 寄生电感 | 高温运行 |
|---|---|---|---|---|
| PCB 引线电阻器 | 在 PCB 引线电阻器设计完成后无任何成本 | 宽:电阻器值在整个工作温度范围内几乎翻倍 | 随 PCB 布线长度的增加而增加 | 仅受 FR4 的 Tg 限制 |
| 分立式电阻器 | 必须采购并安装在每个 PCB 上 | 紧:分立式电阻器具有 100ppm 或更低的容差 | 低 | 在较高温度下可能需要大电阻器封装尺寸(0805 或 1206) |