ZHCUDC7 September   2025

 

  1.   1
  2.   说明
  3.   特性
  4.   4
  5. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  6. 2硬件
    1.     跳线信息
  7. 3EVM 设置和操作
    1. 3.1 概述和基本操作设置
      1. 3.1.1  电源输入 VBAT、VCC、VIO、VDD 和 5VLED
      2. 3.1.2  入门指南 - 快速 EVM 设置示例
      3. 3.1.3  I/O 接头(J1、J3、J11、J16、J17)
      4. 3.1.4  14 引脚收发器的引脚 14(8 引脚收发器的引脚 8)
      5. 3.1.5  TXD 输入
      6. 3.1.6  RXD 输出
      7. 3.1.7  14 引脚收发器的引脚 11(8 引脚收发器的引脚 5)
      8. 3.1.8  引脚 6
      9. 3.1.9  14 引脚收发器的引脚 8
      10. 3.1.10 引脚 7
      11. 3.1.11 WAKE 引脚
      12. 3.1.12 使用 CAN 总线负载、终端和保护配置
        1. 3.1.12.1 CAN FDL 响应节点配置
  8. 4硬件设计文件
    1. 4.1 原理图
    2. 4.2 PCB 布局
    3. 4.3 物料清单 (BOM)
  9. 5其他信息
    1. 5.1 商标

I/O 接头(J1、J3、J11、J16、J17)

所有关键 I/O 和电源 GND 功能都接入接头 J1、J3、J11、J16 和 J17。这些接头可以用在测试设备的接口上,也可以用短线缆连接到带有 CAN 控制器的现有客户应用板。

这些接头使每个信号对(TXD/GND、RXD/GND、GPIO/GND)都独立接地。如果该 EVM 与实验室设备一同使用,则通过简单的 2 引脚接头连接器将单独的线缆连接到这些主要点。如果将该电路板连接到基于处理器的系统,请将所有必要信号的电缆连接到这些接头。

表 3-2 J1 引脚定义
连接说明
1P1414 引脚收发器的引脚 14:nSTB 或 nCS。

8 引脚收发器的引脚 8:STB。

2TXDCAN 发送数据输入
3RXDCAN 接收数据输出
4P1114 引脚收发器的引脚 11:无连接 (NC)、nSTB 或 nCS。

8 引脚收发器的引脚 5:无连接 (NC) 或 VIO为 VIO 分流 J9

5P6收发器的引脚 6:EN 或 nINT/SDO
6P8收发器的引脚 8:nFAULT 或 SCLK
TCAN5102-Q1 J1 电路板布局图 3-6 J1 电路板布局
表 3-3 J3 引脚定义
连接说明
1P7收发器的引脚 7:INH 或 INH/LIMP
2WAKEWake 输入端子。开关 S1 可用于将引脚切换为高电平或低电平。
TCAN5102-Q1 J3 电路板布局图 3-7 J3 电路板布局
TCAN5102-Q1 EVM 布局(顶层)图 3-8 EVM 布局(顶层)
TCAN5102-Q1 EVM 布局(底层)图 3-9 EVM 布局(底层)