ZHCUD54 July   2025 ADS131E08

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 器件信息
    4. 1.4 规格
  8. 2硬件
    1. 2.1 EVM 模拟输入
    2. 2.2 电源
    3. 2.3 ADC 连接和去耦
    4. 2.4 电压基准
    5. 2.5 运算放大器共模偏置
    6. 2.6 数字接口
    7. 2.7 EEPROM
  9. 3软件
    1. 3.1 软件说明
    2. 3.2 软件安装
  10. 4实现结果
    1. 4.1 硬件连接
    2. 4.2 可选 EVM 配置
    3. 4.3 GUI 软件操作
      1. 4.3.1 EVM 寄存器设置
      2. 4.3.2 用于 ADC 控制的 GUI 设置
      3. 4.3.3 时域显示
      4. 4.3.4 频域显示
      5. 4.3.5 直方图显示
  11. 5硬件设计文件
    1. 5.1 原理图
    2. 5.2 PCB 布局
    3. 5.3 物料清单 (BOM)
  12. 6其他信息
    1. 6.1 商标

运算放大器共模偏置

模拟输入网络必须偏置到电源中点,因为 EVM 仅支持单极电源模拟配置(AVSS = 0V、AVDD = 2.7V 至 5.5V)。ADS131E08 包括一个内部运算放大器,其输出可用作使用单极电源时的共模偏置电压 [(AVDD + AVSS) / 2]。

EVM 包括用于集成运算放大器的缓冲器,因为该运算放大器的灌电流和拉电流能力非常有限。图 2-5 显示了使用 OPA320 的缓冲电路。

通过使用反馈电阻器 (R24) 将内部运算放大器配置为单位增益配置,并将 CONFIG3 寄存器的 OPAMP_REF 位设置为 1,从 ADS131E08 生成共模偏置电压。或者,通过正负电源之间的电阻分压器网络在外部生成共模偏置电压。

通过端子块 J11 访问运算放大器输出。

有关如何实现运算放大器共模偏置电压基准的更多信息和应用示例,请参阅 ADS131E08 数据表电压检测 部分。

ADS131E08EVM-PDK 运算放大器偏置基准电路图 2-5 运算放大器偏置基准电路