ZHCUD39B February   2025  – November 2025

 

  1.   1
  2.   说明
  3.   开始使用
  4.   特性
  5.   应用
  6.   6
  7. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
    5. 1.5 注意
  8. 2硬件
    1. 2.1 要求
    2. 2.2 TPS65214 资源概览
      1. 2.2.1 TPS65214 多功能引脚
    3. 2.3 EVM 配置
      1. 2.3.1 默认 EVM 配置
      2. 2.3.2 配置接头
      3. 2.3.3 测试点
  9. 3软件
    1. 3.1 图形用户界面 (GUI)
      1. 3.1.1 入门
        1. 3.1.1.1 查找 GUI
        2. 3.1.1.2 下载所需的软件
        3. 3.1.1.3 启动 GUI
        4. 3.1.1.4 连接到 EVM
      2. 3.1.2 配套资料页面
      3. 3.1.3 寄存器映射页面
      4. 3.1.4 器件配置页面
        1. 3.1.4.1 配置字段
        2. 3.1.4.2 创建和加载自定义配置
      5. 3.1.5 NVM 编程页面
      6. 3.1.6 附加特性
      7. 3.1.7 使用 USB2ANY 连接 EVM
  10. 4硬件设计文件
    1. 4.1 TPS65214EVM 原理图
    2. 4.2 TPS65214EVM PCB 层
    3. 4.3 物料清单
  11. 5其他信息
    1. 5.1 商标
  12. 6修订历史记录

配置接头

TPS65214EVM 具有多个接头,可用于更改某些电源轨的输入电源。该 PCB 还包含允许使用多功能引脚更改 PMIC 特定功能的接头。表 2-4 列出了每个选项的所有接头和预期配置。作为参考,接头位置和配置选项如 图 2-3 所示。

表 2-4 TPS65214 配置接头
接头名称说明配置
J6PRE_REG/EXT_SUPPLYVSYS

输入源选择

J6-1J6-3 VSYS 由前置稳压器输出 (3.3V/5V) 供电

J6-5、J6-7 VSYS 由 VSYS 输入 (J5) 处的外部电源供电
J7USB_5VVSYS

输入源选择

J7-1 VSYS 由 USB 输入供电
J8VIOVIO

源选择

J8-1 VIO 由外部 3.3V LDO 供电
J8-3 VIO 由 BUCK2 供电

输出

J11GPIO_VSELGPIO/VSEL 引脚的高电平/低电平选择J11-1:将 GPIO/VSEL 引脚设置为高电平。具体影响取决于配置(GPIO 或 VSEL)
J11-3:将 GPIO/VSEL 引脚设置为低电平。具体影响取决于配置(GPIO 或 VSEL)
J14MODE_STBYMODE/STBY 引脚的高电平/低电平选择J14-3:将 MODE/STBY 引脚设置为高电平。具体影响取决于配置(MODE 或 STBY 或两者)
J14-1:将 MODE/STBY 引脚设置为低电平。具体影响取决于配置(MODE 或 STBY 或两者)
J30EXT_LDO_VIN外部 3.3V LDO 输入外部 LDO 由 VSYS 供电
J31PMIC_ENPMIC 使能如果 EN/PB/VSENSE 配置为 EN,则使用 PMIC 使能引脚
TPS65214EVM TPS65214EVM 接头配置图 2-3 TPS65214EVM 接头配置