ZHCUCT5B October   2024  – October 2025

 

  1.   1
  2.   说明
  3.   特性
  4.   应用
  5.   5
  6. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  7. 2硬件
    1. 2.1 所需设备
    2. 2.2 设置过程
      1. 2.2.1  安装 High Speed Data Converter (HSDC) Pro 软件
      2. 2.2.2  安装 DAC39RF10EVM 配置 GUI 软件
      3. 2.2.3  连接 TRF1108-DAC39RFEVM 和 TSW14J59EVM
      4. 2.2.4  将电源连接到电路板(关闭)
      5. 2.2.5  将频谱分析仪连接到 EVM
      6. 2.2.6  打开 TSW14J59EVM 的电源并连接到 PC
      7. 2.2.7  打开 TRF1108-DAC39RFEVM 的电源并连接到 PC
      8. 2.2.8  打开信号发生器射频输出
      9. 2.2.9  启动 DAC39RF10EVM GUI 并对 DAC EVM 进行编程
      10. 2.2.10 对 NCO 进行编程
        1. 2.2.10.1 SPIDAC(仅 NCO)运行
      11. 2.2.11 启动 HSDC pro 软件并将 FPGA 镜像加载到 TSW14J59EVM
    3. 2.3 器件配置
      1. 2.3.1 支持的 JESD204C 器件特性
      2. 2.3.2 选项卡结构
      3. 2.3.3 寄存器映射和控制台控件
    4. 2.4 TRF1108-DAC39RFEVM 疑难解答
    5. 2.5 定制 EVM 实现可选的时钟支持
      1. 2.5.1 LMX->DACCLK | LMX/LMK-> FPGA 选项(默认)
      2. 2.5.2 EXT->DACCLK | LMX/LMK-> FPGA 时钟选项
      3. 2.5.3 EXT->DACCLK | LMK-> FPGA 时钟选项
    6. 2.6 信号路由
    7. 2.7 跳线和 LED
  8. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)
  9. 4其他信息
    1. 4.1 商标
  10. 5参考资料
    1. 5.1 技术参考文档
    2. 5.2 TSW14J59EVM 操作
  11. 6修订历史记录

EXT->DACCLK | LMK-> FPGA 时钟选项

TRF1108-DAC39RFEVM 可以配置为使用 EXT->DACCLK | LMK-> FPGA 时钟选项。在这种用例中,用户提供两个时钟信号;一个高频 (10-15dBm) 信号连接到标有 LMX CLKp 的 SMA 接口。该信号通过分离器路由到平衡-非平衡变压器和 LMX1204。平衡-非平衡变压器将单端信号转换为差分信号,并用于对 DAC 进行计时。第二个低频信号是 LMK04828 的 CLKIN1 输入。LMK04828 用于生成低频 DAC SYSREF 信号、FPGA 参考时钟和 FPGA SYSREF 信号。LMK04828 用于时钟分配模式,可提供 FPGA 参考时钟和 FPGA SYSREF 信号的多个副本或分频版本。外部参考时钟选项的框图如 图 2-15 所示。

EVM 可配置为使用外部参考时钟选项,步骤如下:

  • 移除 C141 和 C142 并安装 C136 和 C139
  • 移除 C138 和 C140 并安装 C134 和 C135
  • 移除 C65 和 R64 并安装 C64 和 R66
  • 移除 C73 和 C74 并安装 C75 和 C76
  • 移除 C88 和 R69 并安装 C83 和 R71

TRF1108-DAC39RFEVM 外部参考时钟系统方框图图 2-15 外部参考时钟系统方框图