ZHCUCT5B October   2024  – October 2025

 

  1.   1
  2.   说明
  3.   特性
  4.   应用
  5.   5
  6. 1评估模块概述
    1. 1.1 简介
    2. 1.2 套件内容
    3. 1.3 规格
    4. 1.4 器件信息
  7. 2硬件
    1. 2.1 所需设备
    2. 2.2 设置过程
      1. 2.2.1  安装 High Speed Data Converter (HSDC) Pro 软件
      2. 2.2.2  安装 DAC39RF10EVM 配置 GUI 软件
      3. 2.2.3  连接 TRF1108-DAC39RFEVM 和 TSW14J59EVM
      4. 2.2.4  将电源连接到电路板(关闭)
      5. 2.2.5  将频谱分析仪连接到 EVM
      6. 2.2.6  打开 TSW14J59EVM 的电源并连接到 PC
      7. 2.2.7  打开 TRF1108-DAC39RFEVM 的电源并连接到 PC
      8. 2.2.8  打开信号发生器射频输出
      9. 2.2.9  启动 DAC39RF10EVM GUI 并对 DAC EVM 进行编程
      10. 2.2.10 对 NCO 进行编程
        1. 2.2.10.1 SPIDAC(仅 NCO)运行
      11. 2.2.11 启动 HSDC pro 软件并将 FPGA 镜像加载到 TSW14J59EVM
    3. 2.3 器件配置
      1. 2.3.1 支持的 JESD204C 器件特性
      2. 2.3.2 选项卡结构
      3. 2.3.3 寄存器映射和控制台控件
    4. 2.4 TRF1108-DAC39RFEVM 疑难解答
    5. 2.5 定制 EVM 实现可选的时钟支持
      1. 2.5.1 LMX->DACCLK | LMX/LMK-> FPGA 选项(默认)
      2. 2.5.2 EXT->DACCLK | LMX/LMK-> FPGA 时钟选项
      3. 2.5.3 EXT->DACCLK | LMK-> FPGA 时钟选项
    6. 2.6 信号路由
    7. 2.7 跳线和 LED
  8. 3硬件设计文件
    1. 3.1 原理图
    2. 3.2 PCB 布局
    3. 3.3 物料清单 (BOM)
  9. 4其他信息
    1. 4.1 商标
  10. 5参考资料
    1. 5.1 技术参考文档
    2. 5.2 TSW14J59EVM 操作
  11. 6修订历史记录

支持的 JESD204C 器件特性

DAC 器件支持 JESD204C 接口的某些配置。由于 TSW14J59EVM 固件中的限制,并非 DAC 器件的所有 JESD204C 链路特性都受支持。表 2-3 列出了支持和不支持的特性。

表 2-3 JESD204C 器件支持和不支持的特性
JESD204C 特性受 DAC 器件支持受 TSW14J59EVM 支持
每个链路的通道数 (L)L = 1、2、3、4、6、8、12、16(1)L = 1、2、3、4、6、 8、12、16 受支持
扰频支持支持
测试图形PRBS7、PRBS9、PRBS15、PRBS31不支持
速度通道速率为 0.75Gbps 至 12.8Gbps通道速率为 2Gbps 至 17.16Gbps
必须在 HSDC Pro GUI 中正确地设置 ƒ(SAMPLE) 参数。
取决于旁路或抽取模式以及输出速率选择。在更改任何 JESD204C 设置之前,请始终禁用 JESD204 块。更改设置后,请重新启用 JESD204 块。