ZHCUC10
May 2024
1
说明
特性
应用
5
1
评估模块概述
1.1
引言
1.2
套件内容
1.3
规格
1.4
器件信息
2
硬件
2.1
跳线信息
2.2
设置
2.2.1
评估设置要求
2.2.2
连接图
2.3
电源要求
2.4
参考时钟
2.5
输出接头
2.6
测试点
3
软件
3.1
软件说明
3.2
软件安装
3.3
USB2ANY 接口
4
实现结果
4.1
缓冲器模式
4.2
分频器模式
4.3
倍频器模式
4.4
SYSREF 生成
5
硬件设计文件
5.1
原理图
5.2
PCB 布局
5.3
物料清单 (BOM)
6
其他信息
6.1
商标
4.4
SYSREF 生成
要生成连续的 SYSREF 时钟信号,请执行以下步骤:
将 SYSREFREQ_MODE 设置为 SYSREF
将 SYSREF_MODE 设置为连续模式
将 SYSREF_EN 设置为高电平
使 SYSREFREQ 引脚处于逻辑高电平状态。例如,进行以下设置:SYSINP = 1.4V;SYSINN = 1.0V
图 4-7
SYSREF 连续模式配置
图 4-8
SYSREF 连续时钟生成(交流耦合到示波器)
要生成 SYSREF 脉冲,请执行以下步骤:
将 SYSREF_MODE 更改为脉冲发生器模式并将 SYSREF_PULSE_CNT 设置为所需的值。
使 SYSREFREQ 引脚处于低电平到高电平转换状态。
图 4-9
SYSREF 脉冲发生器模式配置
图 4-10
SYSREF 脉冲发生器时钟输出(直流耦合到示波器)
要将器件置于 SYSREF 中继器模式,请执行以下步骤:
将 SYSREF_MODE 更改为中继器模式
为 SYSREFREQ 提供 SYSREF 时钟或脉冲。
图 4-11
SYSREF 中继器模式配置