ZHCUA91 May   2022 TPS65219

 

  1.   摘要
  2.   商标
  3. 1注意
  4. 2引言
  5. 3要求
    1. 3.1 硬件
    2. 3.2 软件
  6. 4TPS65219 资源概览
  7. 5EVM 配置
    1. 5.1 默认 EVM 配置
    2. 5.2 配置接头
    3. 5.3 测试点
  8. 6图形用户界面(GUI)
    1. 6.1 将 USB2ANY 与 TPS65219EVM 配合使用
  9. 7原理图、PCB 布局和物料清单
    1. 7.1 TPS65219EVM 原理图
    2. 7.2 TPS65219EVM PCB 层
    3. 7.3 物料清单

配置接头

TPS65219EVM 具有多个接头,可用于更改某些电源轨的输入电源。该 TPS65219EVM还包含允许使用多功能引脚更改 PMIC 特定功能的接头。表 5-2 列出了每个选项的所有接头和预期配置。

表 5-2 TPS65219 配置接头
接头名称 说明 配置
J1 GND GND 接头 不适用
J2 VIN_BUCK3 Buck3 输入电压选择 J2-1 PVIN_B3 由 VSYS 供电
J2-3 PVIN_B3 由 Buck2 输出 (VBUCK2) 供电
J3 VIN_LDO1 LDO1 输入电压选择 J3-1 JPVIN_LDO1 由 VSYS 供电
J3-3 PVIN_LDO1 由 BUCK2 输出 (VBUCK2) 供电
J4 I2C_Select I2C 引脚的上拉电源 J4-1 外部 3.3V LDO ,用于 I2C 上拉电源
J4-3 BUCK2 输出,用于 I2C 上拉电源
J4-5 LDO4 输出,用于 I2C 上拉电源
J5 VSEL VSEL_SD/VSEL_DDR 引脚的高电平/低电平选择 J5-3 VSEL_SD/VSEL_DDR 引脚被拉至高电平 (3.3V)
J5-1 VSEL_SD/VSEL_DDR 下拉
J6 GND GND 连接 不适用
J7 GND GND 连接 不适用
J8 MODE/STBY MODE/STBY 引脚的高电平/低电平选择 J8-3 MODE/STBY 引脚被拉至高电平 (3.3V)
J8-1 MODE/STBY 引脚下拉
J9 VIN_LDO2 LDO2 输入电压选择 J9-1 PVIN_LDO2 由 VSYS 供电
J9-3 PVIN_LDO2 由 BUCK2 输出 (VBUCK2) 供电
J10 VIN_LDO34 LDO3/LDO4 输入电压选择 J10-1 PVIN_LDO34 由 VSYS 供电
J10-3 PVIN_LDO34 由 BUCK2 输出 (VBUCK2) 供电
J11 EXTLDO_VIN 外部 3.3V LDO 的输入电压选择 J11-1 外部 LDO 由 VSYS 供电
J11-3 外部 LDO 由来自 USB 的 5V 电压供电
J12 MODE/RESET MODE/RESET 的高电平/低电平选择 J12-3 MODE/RESET 引脚被拉至高电平 (3.3V)
J12-1 MODE/RESET 引脚被拉至低电平