ZHCU939A May   2020  – October 2020 ADC12DJ3200

 

  1. 1商标
  2. 2引言
  3. 3功能
  4. 4所需硬件
    1. 4.1 AlphaData ADA-SDEV-KIT1&2
    2. 4.2 TI ADC12DJ3200CVAL 评估模块
    3. 4.3 测试设备
  5. 5所需软件
    1. 5.1 HSDC Pro GUI
      1. 5.1.1 Xilinx Vivado 设计套件
    2. 5.2 ADC12DJ3200EVM-CVAL GUI
  6. 6硬件设置
  7. 7Alpha-Data ADC12DJ3200EVMCVAL 启动说明
    1. 7.1 配置 ADC EVM
    2. 7.2 对 ADC12DJ3200EVM SYNC 进行手动操作
      1. 7.2.1 对 FPGA 进行编程
    3. 7.3 使用 High-Speed Data Converter Pro GUI 查看捕获的数据
  8. 8修订历史记录

功能

AlphaData SDEV 具有标准 FMC+ 连接器,可在此板和 TI JESD204B ADC12DJ3200CEVMCVAL 之间提供接口。对于通信,AlphaData SDEV 使用 JTAG 通过主机 PC 采集和接收数据。借助行业标准 JTAG 连接器则可使用 Xilinx 的设计工具 Vivado® 设计套件来配置 FPGA。为此集成设计的固件仅在 6.2 GSPS 单 ADC 条件下支持 JMODE0。未来的固件将支持此 ADC 的所有模式。