ZHCU760 March 2023
多通道 JESD204B 设计需要各种低噪声和高频器件时钟,这些时钟用于为数据转换器、FPGA 时钟、SYSREF 和同步控制信号提供时钟,以便实现多个 PLL 合成器同步工作。在此设计中,系统时钟器件 LMK04832-SP 用于生成 FPGA 时钟、FPGA SYSREF 信号、数据转换器的主 SYSREF 信号以及多个 LMX2615-SP 器件的同步信号。主 SYSREF 信号馈送到 LMX2615-SP 器件的 SYSREF_REQ 输入,并充当通过 LMK04832-SP 控制的主 SYSREF。
LMK04832-SP 采用 PLL2 单环路模式运行,在 OSCin 上具有 100MHz 输入,并在内部 SYNC 和分频器复位后生成同相时钟。LMK04832-SP 使用工作频率为 3.2GHz 的内部 VCO 生成 160MHz 的 FPGA 时钟和 20MHz 频率的 SYSREF。