ZHCSYP6A February   1997  – July 2025 TLV2322 , TLV2324

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  功耗额定值
    3. 5.3  建议运行条件
    4. 5.4  电气特性,TLV2322
    5. 5.5  TLV2322 工作特性,VDD = 3V
    6. 5.6  工作特性,TLV2322,VDD = 5V
    7. 5.7  电气特性,TLV2324
    8. 5.8  工作特性,TLV2324,VDD = 3V
    9. 5.9  工作特性,TLV2324,VDD = 5V
    10. 5.10 典型特性
  7. 参数测量信息
    1. 6.1 单电源与双电源测试电路
    2. 6.2 输入偏置电流
    3. 6.3 低电平输出电压
    4. 6.4 输入偏移电压温度系数
    5. 6.5 全功率响应
    6. 6.6 测试时间
  8. 应用和实施
    1. 7.1 应用信息
      1. 7.1.1 单电源供电
      2. 7.1.2 输入特性
      3. 7.1.3 噪声性能
      4. 7.1.4 反馈
      5. 7.1.5 静电放电保护
      6. 7.1.6 闩锁效应
      7. 7.1.7 输出特性
  9. 器件和文档支持
    1. 8.1 接收文档更新通知
    2. 8.2 支持资源
    3. 8.3 商标
    4. 8.4 静电放电警告
    5. 8.5 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

引脚配置和功能

TLV2322 TLV2324 TLV2322 D 封装,8 引脚 SOIC 和 P 封装,8 引脚 PDIP(顶视图)图 4-1 TLV2322 D 封装,8 引脚 SOIC 和 P 封装,8 引脚 PDIP(顶视图)
TLV2322 TLV2324 TLV2322 PW 封装,8 引脚 TSSOP(顶视图)图 4-2 TLV2322 PW 封装,8 引脚 TSSOP(顶视图)
表 4-1 引脚功能:TLC2322
引脚 类型 说明
名称 编号
1IN+ 3 输入 同相输入,通道 1
1IN– 2 输入 反相输入,通道 1
2IN+ 5 输入 同相输入,通道 2
2IN– 6 输入 反相输入,通道 2
OUT1 1 输出 输出,通道 1
OUT2 7 输出 输出,通道 2
VDD+ 8 正(最高)电源
VDD– / GND 4 接地或负(最低)电源
TLV2322 TLV2324 TLV2324 D 封装,14 引脚 SOIC 或 N 封装,14 引脚 PDIP(顶视图)图 4-3 TLV2324 D 封装,14 引脚 SOIC 或 N 封装,14 引脚 PDIP(顶视图)
TLV2322 TLV2324 TLV2324 PW 封装,14 引脚 TSSOP(顶视图)图 4-4 TLV2324 PW 封装,14 引脚 TSSOP(顶视图)
表 4-2 引脚功能:TLC2324
引脚 类型 说明
名称 编号
1IN+ 3 输入 同相输入,通道 1
1IN– 2 输入 反相输入,通道 1
2IN+ 5 输入 同相输入,通道 2
2IN– 6 输入 反相输入,通道 2
3IN+ 10 输入 同相输入,通道 3
3IN– 9 输入 反相输入,通道 3
4IN+ 12 输入 同相输入,通道 4
4IN– 13 输入 反相输入,通道 4
OUT1 1 输出 输出,通道 1
OUT2 7 输出 输出,通道 2
OUT3 8 输出 输出,通道 3
OUT4 14 输出 输出,通道 4
VDD+ 4 正(最高)电源
VDD– / GND 11 接地或负(最低)电源