ZHCSXM2A December 2024 – April 2025 TMP118
PRODUCTION DATA
该器件支持 4 种不同的均值计算模式,以帮助抑制噪声并降低外部温度波动的影响。可对配置寄存器中的 AVG [3:2] 位进行编程来控制器件的均值计算行为:
背靠背均值计算功能有助于降低器件内部噪声源(例如器件热噪声和 ADC 量化噪声)的影响。图 6-8 和 图 6-9 展示了开启 8 次常规均值计算功能后器件的噪声性能得到改善。请注意,由于每个转换周期中的有效转换时间增加,背靠背均值计算会增加器件的平均电流消耗。
连续转换模式和单稳态模式中都可以使用均值计算。请注意,对于两种更快的转换率设置(Conversion_Rate[1:0]= 10b (15.625ms / 64Hz) 或11b (7.812ms / 128Hz)),由于违反时序,无法应用 4 倍均值计算和 8 倍均值计算。将 AVG[1:0] 设置编程为 4 倍均值计算 (01b) 或 8 倍均值计算 (10b) 会使器件自动恢复到 1Hz 转换速率。如果两个更快的转换速率设置需要均值计算功能,建议使用移动 4 倍均值计算 (AVG[1:0]= 11b) 设置。