ZHCSX63A October   2024  – October 2024 TCAN844-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  ESD 等级(IEC 规格)
    4. 5.4  建议运行条件
    5. 5.5  热特性
    6. 5.6  电源特性
    7. 5.7  功耗额定值
    8. 5.8  电气特性
    9. 5.9  开关特性
    10. 5.10 典型特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 引脚说明
        1. 7.3.1.1 TXD
        2. 7.3.1.2 GND
        3. 7.3.1.3 VCC
        4. 7.3.1.4 RXD
        5. 7.3.1.5 VIO
        6. 7.3.1.6 CANH 和 CANL
        7. 7.3.1.7 STB(待机)
      2. 7.3.2 CAN 总线状态
      3. 7.3.3 TXD 显性超时 (DTO)
      4. 7.3.4 CAN 总线短路电流限制
      5. 7.3.5 热关断 (TSD)
      6. 7.3.6 欠压锁定
      7. 7.3.7 未供电设备
      8. 7.3.8 悬空引脚
    4. 7.4 器件功能模式
      1. 7.4.1 工作模式
      2. 7.4.2 正常模式
      3. 7.4.3 待机模式
        1. 7.4.3.1 待机模式下通过唤醒模式 (WUP) 实现的远程唤醒请求
      4. 7.4.4 驱动器和接收器功能
  9. 应用信息免责声明
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
        1. 8.2.1.1 CAN 端接
      2. 8.2.2 详细设计过程
        1. 8.2.2.1 总线负载能力、长度和节点数
      3. 8.2.3 应用曲线
    3. 8.3 系统示例
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

开关特性

在建议工作条件下,TJ = –40°C 至 150°C(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
器件开关特性
tPROP(LOOP1) 总循环延迟、驱动器输入 (TXD) 至接收器输出 (RXD)、隐性状态至显性状态 正常模式,RL = 60Ω,CL = 100pF,CL_RXD = 15pF    100 220 ns
tPROP(LOOP2) 总环路延迟,驱动器输入 (TXD) 到接收器输出 (RXD),显性状态到隐性状态 正常模式,RL = 60Ω,CL = 100pF,CL_RXD = 15pF 110 220 ns
tMODE 模式更改时间,从正常到待机或从待机到正常 45 µs
tWK_FILTER 有效唤醒模式的滤波时间 0.5 1.8 µs
tWK_TIMEOUT 总线唤醒超时值 0.8 6 ms
驱动器开关特性
tpHR 传播延迟时间,TXD 高电平到驱动器隐性状态(显性状态到隐性状态)
RL = 60Ω,CL = 100pF,RCM = 开路
50 ns
tpLD 传播延迟时间,TXD 低电平到驱动器显性状态(隐性状态到显性状态) 45 ns
tsk(p) 脉冲偏斜 (|tpHR - tpLD|) 4 ns
tR 差分输出信号上升时间 32 ns
tF 差分输出信号下降时间 27 ns
tTXD_DTO 显性超时 RL = 60Ω,CL = 100pF 0.8 6.5 ms
接收器开关特性
tpRH 传播延迟时间,总线隐性输入到输出高电平(显性状态到隐性状态) CL_RXD = 15pF 75 ns
tpDL 传播延迟时间,总线显性输入到输出低电平(隐性状态到显性状态) 70 ns
tR RXD 输出信号上升时间 10 ns
tF RXD 输出信号下降时间 10 ns
FD 时序特性
tΔBit(Bus) 发送的隐性位宽时间差:  tBIT(TXD) = 500ns RL = 60Ω,CL = 100pF,CL_RXD = 15pF
tΔBit(Bus) = tBIT(Bus) - tBIT(TXD)
-65 30 ns
tΔBit(Bus) 发送的隐性位宽时间差:  tBIT(TXD) = 200ns RL = 60Ω,CL = 100pF,CL_RXD = 15pF
tΔBit(Bus) = tBIT(Bus) - tBIT(TXD)
-45 10 ns
tΔBit(RXD) 接收到隐性位宽度变化:tBIT(TXD) = 500ns RL = 60Ω,CL = 100pF,CL_RXD = 15pF
tΔBit(RXD) = tBIT(RXD) - tBIT(TXD)
-100 50 ns
tΔBit(RXD) 接收到隐性位宽度变化:tBIT(TXD) = 200ns RL = 60Ω,CL = 100pF,CL_RXD = 15pF
tΔBit(RXD) = tBIT(RXD) - tBIT(TXD)
-80 20 ns
tΔREC tBIT(TXD) = 500ns 时的接收器时序对称性 RL = 60Ω,CL = 100pF,CL_RXD = 15pF
ΔtREC = tBIT(RXD) - tBIT(BUS)
-65 40 ns
tΔREC tBIT(TXD) = 200ns 时的接收器时序对称性 -45 15 ns