ZHCSX63A October 2024 – October 2024 TCAN844-Q1
PRODUCTION DATA
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| 器件开关特性 | ||||||
| tPROP(LOOP1) | 总循环延迟、驱动器输入 (TXD) 至接收器输出 (RXD)、隐性状态至显性状态 | 正常模式,RL = 60Ω,CL = 100pF,CL_RXD = 15pF | 100 | 220 | ns | |
| tPROP(LOOP2) | 总环路延迟,驱动器输入 (TXD) 到接收器输出 (RXD),显性状态到隐性状态 | 正常模式,RL = 60Ω,CL = 100pF,CL_RXD = 15pF | 110 | 220 | ns | |
| tMODE | 模式更改时间,从正常到待机或从待机到正常 | 45 | µs | |||
| tWK_FILTER | 有效唤醒模式的滤波时间 | 0.5 | 1.8 | µs | ||
| tWK_TIMEOUT | 总线唤醒超时值 | 0.8 | 6 | ms | ||
| 驱动器开关特性 | ||||||
| tpHR | 传播延迟时间,TXD 高电平到驱动器隐性状态(显性状态到隐性状态) | RL = 60Ω,CL = 100pF,RCM = 开路 |
50 | ns | ||
| tpLD | 传播延迟时间,TXD 低电平到驱动器显性状态(隐性状态到显性状态) | 45 | ns | |||
| tsk(p) | 脉冲偏斜 (|tpHR - tpLD|) | 4 | ns | |||
| tR | 差分输出信号上升时间 | 32 | ns | |||
| tF | 差分输出信号下降时间 | 27 | ns | |||
| tTXD_DTO | 显性超时 | RL = 60Ω,CL = 100pF | 0.8 | 6.5 | ms | |
| 接收器开关特性 | ||||||
| tpRH | 传播延迟时间,总线隐性输入到输出高电平(显性状态到隐性状态) | CL_RXD = 15pF | 75 | ns | ||
| tpDL | 传播延迟时间,总线显性输入到输出低电平(隐性状态到显性状态) | 70 | ns | |||
| tR | RXD 输出信号上升时间 | 10 | ns | |||
| tF | RXD 输出信号下降时间 | 10 | ns | |||
| FD 时序特性 | ||||||
| tΔBit(Bus) | 发送的隐性位宽时间差: tBIT(TXD) = 500ns | RL = 60Ω,CL = 100pF,CL_RXD = 15pF tΔBit(Bus) = tBIT(Bus) - tBIT(TXD) |
-65 | 30 | ns | |
| tΔBit(Bus) | 发送的隐性位宽时间差: tBIT(TXD) = 200ns | RL = 60Ω,CL = 100pF,CL_RXD = 15pF tΔBit(Bus) = tBIT(Bus) - tBIT(TXD) |
-45 | 10 | ns | |
| tΔBit(RXD) | 接收到隐性位宽度变化:tBIT(TXD) = 500ns | RL = 60Ω,CL = 100pF,CL_RXD = 15pF tΔBit(RXD) = tBIT(RXD) - tBIT(TXD) |
-100 | 50 | ns | |
| tΔBit(RXD) | 接收到隐性位宽度变化:tBIT(TXD) = 200ns | RL = 60Ω,CL = 100pF,CL_RXD = 15pF tΔBit(RXD) = tBIT(RXD) - tBIT(TXD) |
-80 | 20 | ns | |
| tΔREC | tBIT(TXD) = 500ns 时的接收器时序对称性 | RL = 60Ω,CL = 100pF,CL_RXD = 15pF ΔtREC = tBIT(RXD) - tBIT(BUS) |
-65 | 40 | ns | |
| tΔREC | tBIT(TXD) = 200ns 时的接收器时序对称性 | -45 | 15 | ns | ||