ZHCSTG5A October   2023  – February 2025 ADC12QJ1600-SEP

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性:直流规格
    6. 5.6  电气特性:功耗
    7. 5.7  电气特性:AC 规范
    8. 5.8  开关特性
    9. 5.9  时序要求
    10. 5.10 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 模拟输入
        1. 6.3.1.1 模拟输入保护
        2. 6.3.1.2 满量程电压 (VFS) 调整
        3. 6.3.1.3 模拟输入失调电压调整
        4. 6.3.1.4 ADC 内核
          1. 6.3.1.4.1 ADC 工作原理
          2. 6.3.1.4.2 ADC 内核校准
          3. 6.3.1.4.3 模拟基准电压
          4. 6.3.1.4.4 ADC 超范围检测
          5. 6.3.1.4.5 误码率 (CER)
      2. 6.3.2 温度监测二极管
      3. 6.3.3 时间戳
      4. 6.3.4 时钟
        1. 6.3.4.1 转换器 PLL (C-PLL),用于采样时钟生成
        2. 6.3.4.2 LVDS 时钟输出(PLLREFO±、TRIGOUT±)
        3. 6.3.4.3 可选 CMOS 时钟输出(ORC、ORD)
        4. 6.3.4.4 用于 JESD204C 子类 1 确定性延迟的 SYSREF
          1. 6.3.4.4.1 用于多器件同步和确定性延迟的 SYSREF 采集
          2. 6.3.4.4.2 SYSREF 位置检测器和采样位置选择(SYSREF 窗口)
      5. 6.3.5 JESD204C 接口
        1. 6.3.5.1  传输层
        2. 6.3.5.2  扰频器
        3. 6.3.5.3  链路层
        4. 6.3.5.4  8B 或 10B 链路层
          1. 6.3.5.4.1 数据编码(8B 或 10B)
          2. 6.3.5.4.2 多帧和本地多帧时钟 (LMFC)
          3. 6.3.5.4.3 代码组同步 (CGS)
          4. 6.3.5.4.4 初始通道对齐序列 (ILAS)
          5. 6.3.5.4.5 帧和多帧监控
        5. 6.3.5.5  64B 或 66B 链路层
          1. 6.3.5.5.1 64B 或 66B 编码
          2. 6.3.5.5.2 多块、扩展多块和本地扩展多块时钟 (LEMC)
            1. 6.3.5.5.2.1 使用同步报头的模块、多块和扩展多块对齐
              1. 6.3.5.5.2.1.1 循环冗余校验 (CRC) 模式
              2. 6.3.5.5.2.1.2 正向纠错 (FEC) 模式
          3. 6.3.5.5.3 初始通道对齐
          4. 6.3.5.5.4 模块、多块和扩展多块对齐监控
        6. 6.3.5.6  物理层
          1. 6.3.5.6.1 串行器/解串器预加重功能
        7. 6.3.5.7  JESD204C 启用
        8. 6.3.5.8  多器件同步和确定性延迟
        9. 6.3.5.9  在子类 0 系统中运行
        10. 6.3.5.10 报警监控
          1. 6.3.5.10.1 时钟翻转检测
          2. 6.3.5.10.2 FIFO 翻转检测
    4. 6.4 器件功能模式
      1. 6.4.1 低功耗模式和高性能模式
      2. 6.4.2 JESD204C 模式
        1. 6.4.2.1 JESD204C 传输层数据格式
        2. 6.4.2.2 64B 或 66B 同步标头流配置
        3. 6.4.2.3 冗余数据模式(备选信道)
      3. 6.4.3 断电模式
      4. 6.4.4 测试模式
        1. 6.4.4.1 串行器测试模式详细信息
        2. 6.4.4.2 PRBS 测试模式
        3. 6.4.4.3 时钟图形模式
        4. 6.4.4.4 斜坡测试模式
        5. 6.4.4.5 近程和远程传输测试模式
          1. 6.4.4.5.1 近程传输测试模式
        6. 6.4.4.6 D21.5 测试模式
        7. 6.4.4.7 K28.5 测试模式
        8. 6.4.4.8 重复 ILA 测试模式
        9. 6.4.4.9 修改的 RPAT 测试模式
      5. 6.4.5 校准模式和修整
        1. 6.4.5.1 前台校准模式
        2. 6.4.5.2 后台校准模式
        3. 6.4.5.3 低功耗后台校准 (LPBG) 模式
      6. 6.4.6 偏移校准
      7. 6.4.7 修整
    5. 6.5 编程
      1. 6.5.1 使用串行接口
      2. 6.5.2 SCS
      3. 6.5.3 SCLK
      4. 6.5.4 SDI
      5. 6.5.5 SDO
      6. 6.5.6 流模式
      7. 6.5.7 SPI_Register_Map 寄存器
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 激光雷达 (LiDAR) 数字转换器
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
          1. 7.2.1.2.1 模拟前端要求
          2. 7.2.1.2.2 计算时钟和串行器/解串器频率
        3. 7.2.1.3 应用曲线
    3. 7.3 初始化设置
    4. 7.4 电源相关建议
      1. 7.4.1 电源时序
    5. 7.5 布局
      1. 7.5.1 布局指南
      2. 7.5.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

电气特性:直流规格

在 TJ = 50°C 时的典型值、VA19 = 1.9V、VPLL19 = 1.9V、VREFO = 1.9V、VTRIG = 1.1V、VA11 = 1.1V、VD11 = 1.1V、默认满量程电压 (VFS = 0.8VPP) 、fIN = 97MHz、AIN =–1dBFS、fCLK = 1.6GHz、CLK± 上使用的滤波 1-VPP 正弦波时钟、PLL 禁用、JMODE = 0,高性能模式和前台校准(除非另有说明);在标称电源电压下的最小值和最大值及超过 建议运行条件 表所述的工作结温范围
参数 测试条件 最小值 典型值 最大值 单位
直流精度
分辨率 无代码丢失时的分辨率 12
DNL 微分非线性 距离理想步长的最大正偏移 0.2 LSB
距离理想步长的最大负偏移 -0.19
INL 积分非线性 距离理想传递函数的最大正偏移 1.95 LSB
距离理想传递函数的最大负偏移 -1.5
模拟输入(INA+、INA-、INB+、INB–
VOFF 偏移误差 CAL_OS = 0 ±0.6 mV
CAL_OS = 1 ±0.6 mV
VOFF_ADJ 输入失调电压调节范围 可用的偏移校正范围(请参见 OFSx 或 OFSxCh 寄存器) ±33 mV
VOFF_DRIFT 偏移漂移 仅限标称温度下的前台校准,CAL_OS = 1 -1.2 µV/°C
每个温度下的前台校准,CAL_OS = 1 0.25
VFS 模拟差分输入满量程 在直流条件下测量的默认满量程电压 (FS_RANGE = 0xA000) 750 800 850 mVPP
在直流条件下测量的最大满量程电压 (FS_RANGE = 0xFFFF) 980 1040
在直流条件下测量的最小满量程电压 (FS_RANGE = 0x2000) 480 500
VFS_DRIFT 模拟差分输入满量程范围漂移 默认 FS_RANGE 设置,仅在标称温度下进行前台校准,由 50Ω 源驱动的输入,包括 RIN 漂移的影响 -0.0015 %/°C
默认 FS_RANGE 设置,每个温度下的前台校准,由 50Ω 源驱动的输入,包括 RIN 漂移的影响 -.000018
VFS_MATCH 模拟差分输入满量程范围匹配 匹配任意两个通道(例如 INA± 和 INB±),在直流条件下测量的默认满量程电压 1%
RIN 差分输入电阻 差分电阻的中心端接至 VCM,在 TA = 25°C 时测量 92 100 108 Ω
RIN_TEMPCO 输入终端线性温度系数 38 mΩ/°C
CIN 单端输入电容 在 DC 下测得 0.6 pF
温度二极管特性 (TDIODE+、TDIODE-)
ΔVBE 温度二极管电压斜率 100µA 的强制正向电流。失调电压(在 0°C 时约为 0.792V)随工艺不同而变化,必须针对每个器件进行测量。必须在器件未上电或 PD 引脚置位的情况下完成失调电压测量,以更大限度地减少器件自发热。 -1.6 mV/°C
带隙电压输出 (BG)
VBG 内部带隙基准和 VCM 基准输出电压 IL ≤ 100µA 1.1 V
VBG_DRIFT V BG 输出温度漂移 IL ≤ 100µA -117 µV/°C
差分时钟和时间戳输入 (CLK+、CLK–、SYSREF+、SYSREF–、TMSTP+、TMSTP–)
ZT 内部端接 DEVCLK_LVPECL_EN = 0、SYSREF_LVPECL_EN = 0 且 TMSTP_LVPECL_EN = 0 时的差分终端 100 Ω
在 DEVCLK_LVPECL_EN = 0、SYSREF_LVPECL_EN = 0、TMSTP_LVPECL_EN = 0 时单端终端至 GND (每引脚) 50
VCM 输入共模电压自偏置 交流耦合时 CLK± 的自偏置共模电压(DEVCLK_LVPECL_EN 必须设置为 0) 0.3 V
在交流耦合时(SYSREF_LVPECL_EN 必须设置为 0)且接收器启用 (SYSREF_RECV_EN = 1) 时,SYSREF± 的自偏置共模电压 0.3
在交流耦合(SYSREF_LVPECL_EN 必须设置为 0)且接收器被禁用 (SYSREF_RECV_EN = 0) 时,SYSREF± 的自偏置共模电压 VA11
CL_DIFF 差分输入电容 正负差分输入引脚之间 0.1 pF
CL_SE 单端输入电容 每个输入端接地 0.5 pF
时钟和触发器输出 (PLLREFO+、PLLREFO–、TRIGOUT+、TRIGOUT–)
VDIFF 差分输出电压、峰峰值、直流测量 100-Ω 负载 400 720 900 mVPP-DIFF
VCM(PLLREFO) PLLREFO± 输出共模电压 1.31(1) V
VCM(TRIGOUT) TRIGOUT± 输出共模电压,通过 VTRIG 进行跟踪 VTRIG = 1.9 1.31(2) V
VTRIG = 1.1 0.5(2)
ZDIFF 差分输出阻抗 在 DC 下测得 300
串行器/解串器输出 (D[7:0]+,D[7:0]–)
VOD 差分输出电压,峰峰值 100-Ω 负载 600 mVPP-DIFF
VCM 输出共模电压 交流耦合 0.54 V
ZDIFF 差分输出阻抗 100 Ω
CMOS 接口 (SCLK、SDI、SDO、SCS、PD、CALSTAT、CALTRIG、CLKCFG0、CLKCFG1、PLL_EN、PLLREF_SE、ORA、ORB、ORC、ORD) SYNCSE)
VIH 高电平输入电压 0.7 V
VIL 低电平输入电压 0.45 V
IIH 高电平输入电流 40 µA
IIL 低电平输入电流 -40 µA
CI 输入电容 2 pF
VOH 高电平输出电压 ILOAD = -400µA 1.65 V
VOL 低电平输出电压 ILOAD = 400µA 150 mV
TI 建议在 PLLREFO± 启用后将 PLLREFO± 交流耦合连接到负载器件。
当 TRIGOUT± 被启用并被用作一个时钟输出(来自 S-PLL)时,TI 建议将 TRIGOUT± 交流耦合至负载器件。当 TRIGOUT± 被用作一个触发输出(来自 TMSTP±)时,TRIGOUT± 可被直流耦合至负载器件。