ZHCSTG5A October 2023 – February 2025 ADC12QJ1600-SEP
PRODUCTION DATA
该器件使用 JESD204C 高速串行接口,可在数据转换器中将数据从 ADC 传输到接收逻辑器件。器件串行通道能够以 8B/10B 编码和 64B 或 66B 编码运行。使用 8B 或 10B 编码的 JESD204C 输出格式向后兼容现有的 JESD204B 接收器。最多可使用 8 个通道来降低与速度受限逻辑器件连接时的通道速率。8B 或 10B 和 64B 或 66B 编码的 JESD204C 之间存在一些差异,本节将重点介绍这些差异。图 6-5 展示了 8B 或 10B 编码的 JESD204C 接口的简化方框图,图 6-6 展示了 64B 或 66B 编码的 JESD204C 接口的简化方框图。
图 6-5 8B/10B 编码的 JESD204C 简化接口图
图 6-6 64B/66B 编码的 JESD204C 简化接口图JESD204C 接口中使用的各种信号和相关器件 ADC12QJ1600-SEP 引脚名称在 表 6-7 中进行了简要总结以供参考。大多数信号都能在 8B 或 10B 和 64B 或 66B 编码的 JESD204C 之间通用,但 SYNC 除外,在 64B 或 66B 编码时,实现块同步不需要该信号。已编码到数据流中的同步标头可用于块同步,而不是 SYNC 信号。
| 信号名称 | 引脚名称 | 8B/10B | 64B/66B | 说明 |
|---|---|---|---|---|
| 数据 | D[7:0]+,D[7:0]– | 是 | 是 | 8B/10B 或 64B/66B 编码后的高速串行化数据 |
| SYNC | SYNCSE | 是 | 否 | 链路初始化信号(握手),切换为低电平以启动代码组同步 (CGS) 过程。不用于 64B/66B 编码模式,除非用于 NCO 同步。 |
| 器件时钟 | CLK+、CLK– 或 SE_CLK | 是 | 是 | ADC 采样时钟或 PLL 基准时钟也用于为数字逻辑和输出串行器计时 |
| SYSREF | SYSREF+、SYSREF– | 是 | 是 | 用于确定性复位每个 JESD204C 器件中的内部本地多帧时钟 (LMFC) 或本地扩展多块时钟 (LEMC) 计数器的系统计时参考 |
ADC12QJ1600-SEP 并不支持 JESD204C 的所有可选特性。表 6-8中提供了受支持特性和不受支持特性的列表。
| 字母标识符 | 参考条款 | 特性 | 在 ADC12QJ1600-SEP中支持 |
|---|---|---|---|
| a | 第 8 条 | 8B/10B 链路层 | 支持 |
| b | 第 7 条 | 64B/66B 链路层 | 支持 |
| c | 第 7 条 | 64B/80B 链路层 | 不支持 |
| d | 第 7 条 | 使用 64B/66B 或 64B/80B 链路层时的命令通道 | 不支持 |
| e | 第 7 条 | 使用 64B/66B 或 64B/80B 链路层时的前向纠错 (FEC) | 支持 |
| f | 第 7 条 | 使用 64B/66B 或 64B/80B 链路层时的 CRC3 | 不支持 |
| g | 第 8 条 | 使用 8B/10B 链路层时的物理 SYNC 引脚 | 支持 |
| h | 第 7 条,第 8 条 | 子类 0 | 不受支持,但子类 1 发送器与子类 0 接收器兼容 |
| i | 第 7 条,第 8 条 | 子类 1 | 支持 |
| j | 第 8 条 | 子类 2 | 不支持 |
| k | 第 7 条,第 8 条 | 单个链路中的通道对齐 | 支持 |
| l | 第 7 条,第 8 条 | 子类 1,通过 MULTIREF 信号支持多点链路上的通道对齐 | 不支持 |
| m | 第 8 条 | SYNC 接口时序与 JESD204A 兼容 | 支持 |
| n | 第 8 条 | SYNC 接口时序与 JESD204B 兼容 | 支持 |