ZHCSPQ8 December 2025 ADS122S14
PRODUCTION DATA
ADS1x2S14 需要一个主时钟才能运行。主时钟通过以下两种方式之一提供:
使用 CLK_SEL 位选择时钟源。在器件上电或器件复位后,默认情况下会选择内部主振荡器作为时钟源。
外部 CLK 输入与 AIN7/GPIO3 引脚相结合。要从内部振荡器更改为外部时钟,首先设置 GPIO3_CFG = 01b 以将 GPIO3 引脚配置为外部时钟输入,然后设置 CLK_SEL = 1b。
Δ-Σ ADC 的调制器时钟源自主时钟。时钟分频器根据所选速度模式将主时钟频率 (fCLK) 除以分频因子,以创建调制器频率 (fMOD = fCLK / DIV)。表 7-2 显示了每个速度模式的相应时钟分频器设置以及标称调制器频率。
| 速度模式 | 时钟分频器 (DIV) |
调制器频率 (fMOD)(1) |
|---|---|---|
| 0 | 128 | 32kHz |
| 1 | 16 | 256kHz |
| 2 | 8 | 512kHz |
| 3 | 4 | 1.024MHz |