ZHCSPQ8 December 2025 ADS122S14
PRODUCTION DATA
本部分详细介绍各种情况下的 DRDY 引脚行为。每当新转换数据完成时 DRDY 转换为低电平。如图 7-35 所示,DRDY 在转换数据 MSB 读取的第八个 SCLK 下降沿转换为高电平。
如果在完成新转换时 DRDY 为低电平,则 DRDY 在 DRDY 下降沿之前会将 tw(DRH) 驱动为高电平(请参阅图 7-36)。
如果 CS 在转换数据 MSB 读取的第八个 SCLK 之前驱动为高电平,则 DRDY 保持低电平,指示未读取转换数据(请参阅图 7-36 和图 7-37)。
图 7-37 显示了在新转换完成之前,可以多次读取相同的转换数据。转换计数器(STATUS_LSB 寄存器中的 CONV_COUNT[3:0] 位)指示是否再次读取相同的数据或是否读取新数据。
如果在读取转换数据 N 的同时完成新的转换 N+1,该器件可避免数据损坏。在转换数据 N 读取完成之前,转换数据 N+1 都被保存在内部缓冲器中。在下一帧中,转换数据 N+1 会被加载到 SDO 输出缓冲器中。在这种情况下,读取转换数据 N 后,DRDY 不会转换为高电平,以指示新的转换数据 N+1 可供读出(请参阅 图 7-38)。
图 7-39 说明了当主机在转换 N+2 完成之前未读取数据时,转换数据 N+1 会丢失。在这种情况下,转换计数器有助于检测主机是否错过了读取中间转换结果。
每当器件编程为在转换停止后进入待机模式(STBY_MODE 位 = 1b)时,DRDY 在转换为低电平后 4 个 tMOD 将被驱动回高电平。图 7-40 显示了使用单次转换模式进入待机模式时 DRDY 引脚行为的示例。
在此特定场景(STBY_MODE 位= 1b)中,轮询 DRDY 位或 DRDY 引脚的状态以检查转换的完成情况并不现实,因为 DRDY 引脚处于低电平的时间段。使用其他可用选项之一来确定新数据何时可用,例如 DRDY 引脚下降沿、轮询转换计数器,或等待不少于转换周期的固定时长。