ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| 电源 | |||
| VDDO_0_1 | 1 | P | OUT0 和 OUT1 的电源。连接到电源;不保持悬空或连接到 GND。 |
| VDD_XO | 8 | P | XO 的电源。连接到电源;不保持悬空或连接到 GND。 |
| VDDO_2_3 | 11 | P | OUT2 和 OUT3 的电源。连接到电源;不保持悬空或连接到 GND。 |
| VDD_APLL2 | 23 | P | APLL2 的电源 |
| VDDO_4_To_7 | 28 | P | OUT4 至 OUT7 的电源 |
| VDD_IN0 | 33 | P | IN0 DPLL 基准的电源 |
| VDD_IN1 | 37 | P | IN1 DPLL 基准的电源 |
| VDD_DIG | 41 | P | 数字的电源 |
| VDD_DIG | 44 | p | 数字的电源。通常连接到引脚 41。 |
| VDD_APLL1 | 47 | P | APLL1 的电源。连接到电源;不保持悬空或连接到 GND。 |
| VDDO_8_TO_11 | 55 | P | OUT8 至 OUT11 的电源。 |
| DAP | 不适用 | G | 接地 |
| LF2 | 19 | A | APLL2 的外部环路滤波器电容器 (100nF),请参阅APLL 环路滤波器(LF1、LF2) 以了解更多详细信息。 |
| CAP3_APLL2 | 20 | A | APLL2 VCO 的内部偏置旁路电容器 (10µF) |
| CAP2_APLL2 | 21 | A | APLL2 VCO 的内部偏置旁路电容器 (10µF) |
| CAP1_APLL2 | 22 | A | APLL2 VCO 的 LDO 旁路电容器 (10µF) |
| CAP_DIG | 40 | A | 数字内核逻辑的 LDO 旁路电容器 (100nF) |
| CAP_APLL1 | 48 | A | APLL1 的内部偏置旁路电容器 (10µF) |
| LF1 | 49 | A | APLL1 的外部环路滤波器电容器 (470nF),请参阅APLL 环路滤波器(LF1、LF2) 以了解更多详细信息。 |
| XO | 9 | I | XO/TCXO/OCXO 输入引脚,请参阅振荡器输入 (XO) 以配置内部 XO 输入终端。 |
| IN0_P | 34 | I | DPLLx 的基准输入或缓冲至 OUT0 或 OUT1 的基准输入。请参阅基准输入 以配置内部基准输入终端。 |
| IN0_N | 35 | I | |
| IN1_P | 39 | I | DPLLx 的基准输入或缓冲至 OUT0 或 OUT1 的基准输入。请参阅基准输入 以配置内部基准输入终端。 |
| IN1_N | 38 | I | |
| OUT0_P | 2 | O | 时钟输出 0。来自所有 DPLL 基准输入、XO 或所有 VCO 后分频器。支持 SYSREF/1PPS 输出。可编程格式:AC-LVPECL、LVDS、HSDS、HCSL、1.8V LVCMOS 或 2.65V LVCMOS。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT0_N | 3 | O | |
| OUT1_N | 4 | O | 时钟输出 1。来自所有 DPLL 基准输入、XO 或所有 VCO 后分频器。支持 SYSREF/1PPS 输出。可编程格式:AC-LVPECL、LVDS、HSDS、HCSL、1.8V LVCMOS 或 2.65V LVCMOS。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT1_P | 5 | O | |
| OUT2_P | 12 | O | 时钟输出 2。来自 APLL1 和 APLL2。可编程格式:AC-LVPECL、LVDS、HSDS 或 HCSL。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT2_N | 13 | O | |
| OUT3_N | 14 | O | 时钟输出 3。来自 APLL1 和 APLL2。可编程格式:AC-LVPECL、LVDS、HSDS 或 HCSL。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT3_P | 15 | O | |
| OUT4_P | 26 | O | 时钟输出 4。来自 APLL1 或 APLL2。支持 SYSREF/1PPS 输出。可编程格式:AC-LVPECL、LVDS、HSDS 或 HCSL。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT4_N | 27 | O | |
| OUT5_P | 24 | O | 时钟输出 5。来自 APLL1 或 APLL2。支持 SYSREF/1PPS 输出。可编程格式:AC-LVPECL、LVDS、HSDS 或 HCSL。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT5_N | 25 | O | |
| OUT6_P | 29 | O | 时钟输出 6。来自 APLL1 或 APLL2。支持 SYSREF/1PPS 输出。可编程格式:AC-LVPECL、LVDS、HSDS 或 HCSL。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT6_N | 30 | O | |
| OUT7_N | 31 | O | 时钟输出 7。来自 APLL1 或 APLL2。支持 SYSREF/1PPS 输出。可编程格式:AC-LVPECL、LVDS、HSDS 或 HCSL。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT7_P | 32 | O | |
| OUT8_P | 51 | O | 时钟输出 8。来自 APLL1 或 APLL2。支持 SYSREF/1PPS 输出。可编程格式:AC-LVPECL、LVDS、HSDS 或 HCSL。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT8_N | 52 | O | |
| OUT9_N | 53 | O | 时钟输出 9。来自 APLL1 或 APLL2。支持 SYSREF/1PPS 输出。可编程格式:AC-LVPECL、LVDS、HSDS 或 HCSL。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT9_P | 54 | O | |
| OUT10_P | 56 | O | 时钟输出 10。来自 APLL1 或 APLL2。支持 SYSREF/1PPS 输出。可编程格式:AC-LVPECL、LVDS、HSDS 或 HCSL。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT10_N | 57 | O | |
| OUT11_N | 58 | O | 时钟输出 11。来自 APLL1 或 APLL2。支持 SYSREF/1PPS 输出。可编程格式:AC-LVPECL、LVDS、HSDS 或 HCSL。有关配置和端接输出的详细信息,请参阅时钟输出。 |
| OUT11_P | 59 | O | |
| GPIO2(2) | 10 | I/O、S | POR:请参阅ROM 页选择 正常运行:GPIO 输入或输出 |
| SDIO(3) | 16 | I/O | SPI 输入或 I2C 数据 (SDA) |
| SCK(3) | 17 | I | SPI 或 I2C 时钟 (SCL) |
| SCS_ADD(2) | 18 | I,S | POR:I2C 地址选择(请参阅GPIO1 和 SCS_ADD 功能 和I2C 串行接口) 正常运行:SPI 芯片选择(2 态) |
| PD# | 36 | I | 器件断电(低电平有效),内部 200kΩ 上拉电阻连接至 VCC |
| GPIO0(2) | 50 | I/O、S | POR:请参阅ROM 页选择 正常运行:GPIO 输入或输出 |
| GPIO1(2) | 64 | I/O、S | POR:请参阅GPIO1 和 SCS_ADD 功能 正常运行:GPIO 输入或输出 |
| NC | 6 | - | 无连接。保持悬空,不连接到 GND。 |
| NC | 7 | ||
| NC | 60 | ||
| NC | 61 | - | |
| NC | 62 | ||
| NC | 63 | - | |
| NC | 42 | - | 无连接。保持悬空或连接到 GND。 |
| NC | 43 | - | |
| NC | 45 | - | |
| NC | 46 | - | |