ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
每个基准输入时钟都有一个 16 位基准分频器,用于 DPLL TDC 块。所选基准的 R 分频器输出可设定 TDC 输入频率。为了支持在不同频率的输入之间进行无中断切换,可以使用 R 分频器将时钟分频为 DPLL TDC 输入的单个公共频率。