ZHCSO77B June   2021  – April 2025 TAS5828M

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 典型特性
      1. 5.7.1 采用 BD 调制的桥接负载 (BTL) 配置曲线
      2. 5.7.2 采用 1SPW 调制的桥接负载 (BTL) 配置曲线
      3. 5.7.3 采用 BD 调制的并行桥接负载 (PBTL) 配置
      4. 5.7.4 采用 1SPW 调制的并行桥接负载 (PBTL) 配置
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 电源
      2. 7.3.2 器件时钟
      3. 7.3.3 串行音频端口 – 时钟速率
      4. 7.3.4 时钟暂停自动恢复
      5. 7.3.5 采样率动态变化
      6. 7.3.6 串行音频端口 - 数据格式和位深度
      7. 7.3.7 数字音频处理
      8. 7.3.8 D 类音频放大器
        1. 7.3.8.1 扬声器放大器增益选择
        2. 7.3.8.2 D 类环路带宽和开关频率设置
    4. 7.4 器件功能模式
      1. 7.4.1 软件控制
      2. 7.4.2 扬声器放大器工作模式
        1. 7.4.2.1 BTL 模式
        2. 7.4.2.2 PBTL 模式
      3. 7.4.3 低 EMI 模式
        1. 7.4.3.1 展频
        2. 7.4.3.2 通道间相移
        3. 7.4.3.3 多器件 PWM 相位同步
          1. 7.4.3.3.1 启动阶段与 I2S 时钟的相位同步
          2. 7.4.3.3.2 通过 GPIO 实现相位同步
      4. 7.4.4 热折返
      5. 7.4.5 器件状态控制
      6. 7.4.6 器件调制
        1. 7.4.6.1 BD 调制
        2. 7.4.6.2 1SPW 调制
        3. 7.4.6.3 混合调制
    5. 7.5 编程和控制
      1. 7.5.1 I2C 串行通信总线
      2. 7.5.2 硬件控制模式
      3. 7.5.3 I2C 目标地址
        1. 7.5.3.1 随机写入
        2. 7.5.3.2 顺序写入
        3. 7.5.3.3 随机读取
        4. 7.5.3.4 顺序读取
        5. 7.5.3.5 DSP 存储器 Book、Page 和 BQ 更新
        6. 7.5.3.6 校验和
          1. 7.5.3.6.1 循环冗余校验 (CRC) 校验和
          2. 7.5.3.6.2 异或 (XOR) 校验和
      4. 7.5.4 通过软件进行控制
        1. 7.5.4.1 启动过程
        2. 7.5.4.2 关断过程
      5. 7.5.5 保护和监控
        1. 7.5.5.1 过流限制(逐周期)
        2. 7.5.5.2 过流关断 (OCSD)
        3. 7.5.5.3 直流检测误差
        4. 7.5.5.4 过热关断 (OTSD)
        5. 7.5.5.5 PVDD 过压和欠压误差
        6. 7.5.5.6 PVDD 压降检测
        7. 7.5.5.7 时钟故障
  9. 寄存器映射
    1. 8.1 CONTROL PORT 寄存器
  10. 应用和实施
    1. 9.1 应用信息
      1. 9.1.1 电感器选型
      2. 9.1.2 自举电容器
      3. 9.1.3 电源去耦
      4. 9.1.4 输出 EMI 滤波
    2. 9.2 典型应用
      1. 9.2.1 2.0(立体声 BTL)系统
      2. 9.2.2 设计要求
      3. 9.2.3 详细设计过程
        1. 9.2.3.1 第一步:硬件完整性
        2. 9.2.3.2 第二步:硬件完整性
        3. 9.2.3.3 第三步:软件集成
      4. 9.2.4 单声道 (PBTL) 系统
      5. 9.2.5 高级 2.1 系统(两个 TAS5828M 器件)
    3. 9.3 电源相关建议
      1. 9.3.1 DVDD 电源
      2. 9.3.2 PVDD 电源
    4. 9.4 布局
      1. 9.4.1 布局指南
        1. 9.4.1.1 音频放大器通用指南
        2. 9.4.1.2 PVDD 网络中 PVDD 旁路电容布置的重要性
        3. 9.4.1.3 优化散热性能
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 器件支持
      1. 10.1.1 器件命名规则
      2. 10.1.2 开发支持
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

CONTROL PORT 寄存器

表 8-1 列出了 CONTROL PORT 的存储器映射寄存器。表 8-1 中未列出的所有寄存器偏移地址都被视为保留的位置,并且不得修改寄存器内容。

表 8-1 CONTROL PORT 寄存器
偏移首字母缩写词寄存器名称部分
1hRESET_CTRL寄存器 1转到
2hDEVICE_CTRL1寄存器 2转到
3hDEVICE_CTRL2寄存器 3转到
4hPVDD_DROP_DETECTION_CTRL1寄存器 4转到
5hPVDD_DROP_DETECTION_CTRL2寄存器 5转到
FhI2C_PAGE_AUTO_INC寄存器 15转到
28hSIG_CH_CTRL寄存器 40转到
29hCLOCK_DET_CTRL寄存器 41转到
30hSDOUT_SEL寄存器 48转到
31hI2S_CTRL寄存器 49转到
33hSAP_CTRL1寄存器 51转到
34hSAP_CTRL2寄存器 52转到
35hSAP_CTRL3寄存器 53转到
37hFS_MON寄存器 55转到
38hBCK (SCLK)_MON寄存器 56转到
39hCLKDET_STATUS寄存器 57转到
40hDSP_PGM_MODE寄存器 64转到
46hDSP_CTRL寄存器 70转到
4ChDAC_GAIN寄存器 76转到
4EhDIG_VOL_CTRL1寄存器 78转到
4FhDIG_VOL_CTRL2寄存器 79转到
50hAUTO_MUTE_CTRL寄存器 80转到
51hAUTO_MUTE_TIME寄存器 81转到
53hANA_CTRL寄存器 83转到
54hAGAIN寄存器 84转到
5EhPVDD_ADC寄存器 94转到
60hGPIO_CTRL寄存器 96转到
61hGPIO1_SEL寄存器 97转到
62hGPIO2_SEL寄存器 98转到
63hGPIO0_SEL寄存器 99转到
64hGPIO_INPUT_SEL寄存器 100转到
65hGPIO_OUT寄存器 101转到
66hGPIO_OUT_INV寄存器 102转到
67hDIE_ID寄存器 103转到
68hPOWER_STATE寄存器 104转到
69hAUTOMUTE_STATE寄存器 105转到
6AhPHASE_CTRL寄存器 106转到
6BhSS_CTRL0寄存器 107转到
6ChSS_CTRL1寄存器 108转到
6DhSS_CTRL2寄存器 109转到
6EhSS_CTRL3寄存器 110转到
6FhSS_CTRL4寄存器 111转到
70hCHAN_FAULT寄存器 112转到
71hGLOBAL_FAULT1寄存器 113转到
72hGLOBAL_FAULT2寄存器 114转到
73h警告寄存器 115转到
74hPIN_CONTROL1寄存器 116转到
75hPIN_CONTROL2寄存器 117转到
76hMISC_CONTROL寄存器 118转到
77hCBC_CONTROL寄存器 119转到
78hFAULT_CLEAR寄存器 120转到

复杂的位访问类型经过编码可适应小型表单元。表 8-2 展示了适用于此部分中访问类型的代码。

表 8-2 CONTROL PORT 访问类型代码
访问类型代码说明
读取类型
RR读取
写入类型
WW写入
复位或默认值
-n复位后的值或默认值

8.1.1 RESET_CTRL 寄存器(偏移 = 1h)[复位 = 0x00]

图 8-1 展示了 RESET_CTRL,表 8-3 中对此进行了介绍。

返回汇总表

图 8-1 RESET_CTRL 寄存器
76543210
RESERVEDRST_MODRESERVEDRST_REG
R/WWRW
表 8-3 RESET_CTRL 寄存器字段说明
字段类型复位说明
7-5RESERVEDR/W000

该位被保留

4RST_DIG_COREW0

WRITE CLEAR BIT

复位 DIG_CORE

WRITE CLEAR BIT 复位全数字内核。该位可复位完整的数字信号路径(包括 DSP 系数 RAM 和 I2C 控制端口寄存器)。由于 DSP 也将复位,系数 RAM 内容也会由 DSP 清除。

0:正常

1:复位完整数字信号路径

3-1RESERVEDR000

该位被保留

0RST_REGW0

WRITE CLEAR BIT

复位寄存器

该位将模式寄存器复位回初始值。仅复位控制端口寄存器,不清除 RAM 内容。

0:正常

1:复位 I2C 控制端口寄存器

8.1.2 DEVICE_CTRL_1 寄存器(偏移 = 2h)[复位 = 0x00]

图 8-2 显示了 DEVICE_CTRL_1,表 8-4 中对此进行了介绍。

返回汇总表

图 8-2 DEVICE_CTRL_1 寄存器
76543210
RESERVEDFSW_SELRESERVEDDAMP_PBTLDAMP_MOD
R/WR/WR/WR/WR/W
表 8-4 DEVICE_CTRL_1 寄存器字段说明
字段类型复位说明
7RESERVEDR/W0

该位被保留

6-4FSW_SELR/W000选择 FSW
000:384K
010:480K
011:576K
100:768K
001:保留
101:保留
110:保留
111:保留
3RESERVEDR/W0

该位被保留

2DAMP_PBTLR/W00:将 DAMP 设置为 BTL 模式
1:将 DAMP 设置为 PBTL 模式
1-0DAMP_MODR/W00

00:BD 模式 01:1SPW 模式 10:混合模式

8.1.3 DEVICE_CTRL2 寄存器(偏移 = 3h)[复位 = 0x10]

图 8-3 显示了 DEVICE_CTRL2,表 8-5 中对此进行了介绍。

返回汇总表

图 8-3 DEVICE_CTRL2 寄存器
76543210
RESERVEDDIS_DSPMUTE_LEFTRESERVEDCTRL_STATE
R/WR/WR/WR/WR/W
表 8-5 DEVICE_CTRL2 寄存器字段说明
字段类型复位说明
7-5RESERVEDR/W000

该位被保留

4DIS_DSPR/W1DSP 复位
当该位变为 0 时,DSP 开始上电并发送数据。只有在所有输入时钟稳定后,才需要将其设为 0,以便 DMA 通道不会超出同步范围。
0:正常运行
1:复位 DSP
3MUTER/W0使左右声道静音
该位为左右声道发出软静音请求。音量平稳地降低/升高,以避免“砰砰”/“咔嗒”噪声。
0:正常音量
1:静音
2RESERVEDR/W0

该位被保留

1-0CTRL_STATER/W00器件状态控制寄存器
00:深度睡眠
01:睡眠
10:高阻态,
11:播放

8.1.4 PVDD_DROP_DETECTION_CTRL1 寄存器(偏移 = 4h)[复位 = 0x00]

图 8-4 显示了 PVDD_DROP_DETECTION_CTRL1,表 8-6 中对此进行了介绍。

返回汇总表

图 8-4 PVDD_DROP_DETECTION_CTRL1 寄存器
76543210
RESERVEDPVDD_DROP_DET_SEQUENCEPVDD_DROP_DET_AVE_SAMPLESPVDD_DROP_DET_BYPASS
R/WR/WR/WR/W
表 8-6 PVDD_DROP_DETECTION_CTRL1 寄存器字段说明
字段类型复位说明
7-4RESERVEDR/W000

该位被保留

3PVDD_DROP_DET_State_ControlR/W0该位控制器件在发生 PVDD 压降检测后是自动设置为高阻态还是仍然播放。
0:即使 PVDD 配置阈值下降,器件也会保持在播放模式
1:一旦 PVDD 配置阈值下降,器件就会进入高阻态模式
2-1PVDD_DROP_DET_AVE_SAMPLESR/W00用于压降检测的 PVDD 检测平均样本
该位用于设置压降检测的 PVDD 电压检测平均样本。
00:1 个样本 - 逐周期,无平均值
01:16 个样本
10:32 个样本
11:64 个样本
0PVDD_DROP_DET_EnableR/W0PVDD 压降检测启用
该位控制是否启用或绕过 PVDD 压降检测。
0:绕过 PVDD 压降检测
1:启用 PVDD 压降检测

8.1.5 PVDD_DROP_DETECTION_CTRL2 寄存器(偏移 = 5h)[复位 = 0x44]

图 8-5 显示了 PVDD_DROP_DETECTION_CTRL2,表 8-7 中对此进行了介绍。

返回汇总表

图 8-5 PVDD_DROP_DETECTION_CTRL2 寄存器
76543210
PVDD 压降检测电压阈值
R/W
表 8-7 PVDD_DROP_DETECTION_CTRL2 寄存器字段说明
字段类型复位说明
7-0PVDD 压降检测电压阈值R/W00000000该位用于设置 PVDD 压降检测阈值。0xFFh 相当于满量程电压 30V。例如,8V 阈值:8V/30V = 0x44h/0xFFh。PVDD 压降阈值配置为:
00:0V
01:0.117V
...
44:8V
...
FF:30V

8.1.6 I2C_PAGE_AUTO_INC 寄存器(偏移 = Fh)[复位 = 0x00]

图 8-6 显示了 I2C_PAGE_AUTO_INC,表 8-8 中对此进行了介绍。

返回汇总表

图 8-6 I2C_PAGE_AUTO_INC 寄存器
76543210
RESERVEDPAGE_AUTOINC_REGRESERVED
R/WR/WR/W
表 8-8 I2C_PAGE_AUTO_INC 寄存器字段说明
字段类型复位说明
7-4RESERVEDR/W0000

该位被保留

3PAGE_AUTOINC_REGR/W0页面自动递增禁用
针对非零 Book 禁用页面自动递增模式。
当该位为 0 且到达页末时,I2C 地址将自动递增到下一页的第 8 个地址位置。当该位为 1 且到达页的末尾时,I2C 地址返回到当前页的第 0 个位置、就像在旧版器件中一样。
0:启用页面自动递增
1:禁用页面自动递增
2-0RESERVEDR/W000

该位被保留

8.1.7 SIG_CH_CTRL 寄存器(偏移 = 28h)[复位 = 0x00]

图 8-7 展示了 SIG_CH_CTRL,表 8-9 中对此进行了介绍。

返回汇总表

图 8-7 SIG_CH_CTRL 寄存器
76543210
SCLK_RATIO_CONFIGUREFSMODERESERVED
R/WR/WR/W
表 8-9 SIG_CH_CTRL 寄存器字段说明
字段类型复位说明
7-4SCLK_RATIO_CONFIGURER/W0000这些位指示所配置的 SCLK 比率,即一个音频帧中的 SCLK 时钟数。器件会自动设置此比率。
4'b0011:32FS
4'b0101:64FS
4'b0111:128FS
4'b1001:256FS
4'b1011:512FS
3FSMODER/W0FS 速度模式这些位用于选择 FS 运行模式,该模式必须根据当前音频采样率进行设置。如果输入 FS 为 44.1kHz/88.2kHz/176.4kHz,则需要手动设置该位。
4 'b0000 自动检测
4 'b0100 保留
4 'b0110 32KHz
4 'b1000 44.1KHz
4 'b1001 48KHz
4'b1010 88.2KHz
4 'b1011 96KHz
4 'b1100 176.4KHz
4 'b1101 192KHz
其他保留
2-0RESERVEDR/W000

该位被保留

8.1.8 CLOCK_DET_CTRL 寄存器(偏移 = 29h)[复位 = 0x00]

图 8-8 展示了 CLOCK_DET_CTRL,表 8-10 中对此进行了介绍。

返回汇总表

图 8-8 CLOCK_DET_CTRL 寄存器
76543210
RESERVEDDIS_DET_PLLDIS_DET_SCLK_RANGEDIS_DET_FSDIS_DET_SCLKDIS_DET_MISSRESERVEDRESERVED
R/WR/WR/WR/WR/WR/WR/WR/W
表 8-10 CLOCK_DET_CTRL 寄存器字段说明
字段类型复位说明
7RESERVEDR/W0

该位被保留

6DIS_DET_PLLR/W0忽略 PLL 过速检测
该位控制是否忽略 PLL 过速检测。PLL 必须慢于 150MHz,否则会报告错误。被忽略时,PLL 过速错误不会导致时钟错误。
0:注意 PLL 过速检测
1:忽略 PLL 过速检测
5DIS_DET_SCLK_RANGER/W0忽略 BCK 范围检测
该位控制是否忽略 SCLK 范围检测。SCLK 必须稳定在 256KHz 和 50MHz 之间,否则会报告错误。被忽略时,SCLK 范围错误不会导致时钟错误。
0:注意 BCK 范围检测
1:忽略 BCK 范围检测
4DIS_DET_FSR/W0忽略 FS 错误检测
该位控制是否忽略 FS 错误检测。如果忽略该检测,FS 错误不会导致时钟错误。但 CLKDET_STATUS 将报告 fs 错误。
0:注意 FS 检测
1:忽略 FS 检测
3DIS_DET_SCLKR/W0忽略 SCLK 检测
该位控制是否忽略根据 LRCK 的 SCLK 检测。SCLK 必须稳定在 32FS 和 512FS 之间(含),否则会报告错误。被忽略时,SCLK 错误不会导致时钟错误。
0:注意 SCLK 检测
1:忽略 SCLK 检测
2DIS_DET_MISSR/W0忽略 SCLK 缺失检测
该位控制是否忽略 SCLK 缺失检测。被忽略时,SCLK 缺失不会导致时钟错误。
0:进行 SCLK 缺失检测
1:忽略 SCLK 缺失检测
1RESERVEDR/W0

该位被保留

0RESERVEDR/W0

该位被保留

8.1.9 SDOUT_SEL 寄存器(偏移 = 30h)[复位 = 0x00]

图 8-10 展示了 SDOUT_SEL,表 8-11 中对此进行了介绍。

返回汇总表

图 8-9 SDOUT_SEL 寄存器
76543210
RESERVEDRESERVEDSDOUT_SEL
R/WR/WR/W
表 8-11 SDOUT_SEL 寄存器字段说明
字段类型复位说明
7-1RESERVEDR/W0000000

这些位被保留

0SDOUT_SELR/W0

SDOUT 选择。该位选择作为 SDOUT 引脚输出的内容。

0:SDOUT 是 DSP 输出(后处理)

1:SDOUT 是 DSP 输入(预处理)

8.1.10 I2S_CTRL 寄存器(偏移 = 31h)[复位 = 0x00]

图 8-10 展示了 I2S_CTRL,表 8-12 中对此进行了介绍。

返回汇总表

图 8-10 I2S_CTRL 寄存器
76543210
RESERVEDSCLK_INVRESERVEDRESERVEDRESERVEDRESERVED
R/WR/WR/WRRR/W
表 8-12 I2S_CTRL 寄存器字段说明
字段类型复位说明
7-6RESERVEDR/W00

该位被保留

5SCLK_INVR/W0SCLK 极性
该位设置反转 SCLK 模式。在反转 SCLK 模式下,DAC 假定 LRCK 和 DIN 边沿与 SCLK 的上升沿对齐。通常假定 LRCK 和 DIN 沿与 SCLK 下降沿对齐。
0:正常 SCLK 模式
1:反转 SCLK 模式
4RESERVEDR/W0

该位被保留

3RESERVEDR0

该位被保留

2-1RESERVEDR00

这些位被保留

0RESERVEDR/W0

该位被保留

8.1.11 SAP_CTRL1 寄存器(偏移 = 33h)[复位 = 0x02]

图 8-11 显示了 SAP_CTRL1,表 8-13 中对此进行了介绍。

返回汇总表

图 8-11 SAP_CTRL1 寄存器
76543210
I2S_SHIFT_MSBRESERVEDDATA_FORMATI2S_LRCLK_PULSEWORD_LENGTH
R/WR/WR/WR/WR/W
表 8-13 SAP_CTRL1 寄存器字段说明
字段类型复位说明
7I2S_SHIFT_MSBR/W0

I2S 移位 MSB

6RESERVEDR/W0

该位被保留

5-4DATA_FORMATR/W00I2S 数据格式
这些位控制 DAC 操作的输入和输出音频接口格式。
00:I2S
01:TDM/DSP
10:RTJ
11:LTJ
3-2I2S_LRCLK_PULSER/W00

01:LRCLK 脉冲 < 8 SCLK

1-0WORD_LENGTHR/W10I2S 字长
这些位控制 DAC 操作所需的输入和输出音频接口采样字长度。
00:16 位
01:20 位
10:24 位
11:32 位

8.1.12 SAP_CTRL2 寄存器(偏移 = 34h)[复位 = 0x00]

图 8-12 展示了 SAP_CTRL2,表 8-14 中对此进行了介绍。

返回汇总表

图 8-12 SAP_CTRL2 寄存器
76543210
I2S_SHIFT
R/W
表 8-14 SAP_CTRL2 寄存器字段说明
字段类型复位说明
7-0I2S_SHIFTR/W00000000I2S 移位 LSB
这些位控制输入和输出的音频帧中音频数据的偏移。偏移定义为从音频帧的起始 (MSB) 到所需音频采样的起始位置的 SCLK 数。MSB [8] 位于 节 8.1.11
000000000:偏移 = 0 个 SCLK(无偏移)
000000001:偏移 = 1 个 SCLK
000000010:偏移 = 2 个 SCLK
以及
111111111:偏移 = 512 个 SCLK

8.1.13 SAP_CTRL3 寄存器(偏移 = 35h)[复位 = 0x11]

图 8-13 展示了 SAP_CTRL3,表 8-15 中对此进行了介绍。

返回汇总表

图 8-13 SAP_CTRL3 寄存器
76543210
RESERVEDLEFT_DAC_DPATHRESERVEDRIGHT_DAC_DPATH
R/WR/WR/WR/W
表 8-15 SAP_CTRL3 寄存器字段说明
字段类型复位说明
7-6RESERVEDR/W00这些位被保留
5-4LEFT_DAC_DPATHR/W01左声道 DAC 数据路径。这些位控制左声道音频数据路径连接。

00:零数据(静音)

01:左声道数据

10:右声道数据

11:保留(请勿设置)

3-2RESERVEDR/W00这些位被保留
1-0RIGHT_DAC_DPATHR/W01右声道 DAC 数据路径。这些位控制右声道音频数据路径连接。

00:零数据(静音)

01:右声道数据

10:左声道数据

11:保留(请勿设置)

8.1.14 FS_MON 寄存器(偏移 = 37h)[复位 = 0x00]

图 8-14 展示了 FS_MON,表 8-16 中对此进行了介绍。

返回汇总表

图 8-14 FS_MON 寄存器
76543210
RESERVEDSCLK_RATIO_HIGHFS
R/WRR
表 8-16 FS_MON 寄存器字段说明
字段类型复位说明
7-6RESERVEDR/W00

该位被保留

5-4SCLK_RATIO_HIGHR00

检测到的 SCLK 比率为 2 msb

3-0FSR0000这些位指示当前检测到的音频采样率。
4 'b0000 FS 错误
4 'b0100 16KHz
4 'b0110 32KHz
4 'b1000 保留
4 'b1001 48KHz
4 'b1011 96KHz
4 'b1101 192KHz
其他保留

8.1.15 BCK (SCLK)_MON 寄存器(偏移= 38h)[复位= 0x00]

图 8-15 展示了 BCK_MON,表 8-17 中对此进行了介绍。

返回汇总表

图 8-15 BCK (SCLK)_MON 寄存器
76543210
BCLK (SCLK)_RATIO_LOW
R
表 8-17 BCK_MON 寄存器字段说明
字段类型复位说明
7-0BCLK (SCLK)_RATIO_LOWR00000000

这些位指示当前检测到的 BCK (SCLK) 比率,即一个音频帧中 BCK (SCLK) 时钟的数量。

BCK (SCLK) = 32 FS~512 FS

8.1.16 CLKDET_STATUS 寄存器(偏移 = 39h)[复位 = 0x00]

图 8-16 展示了 CLKDET_STATUS,表 8-18 中对此进行了介绍。

返回汇总表

图 8-16 CLKDET_STATUS 寄存器
76543210
RESERVEDDET_STATUS
R/WR
表 8-18 CLKDET_STATUS 寄存器字段说明
字段类型复位说明
7-6RESERVEDR/W00

该位被保留

5-0DET_STATUSR000000bit0:在自动检测模式 (reg_fsmode=0) 下,该位指示音频采样率是否有效。在非自动检测模式 (reg_fsmode!=0) 下,Fs 错误表示所配置 fs 与检测到的 fs 不同。即使设置了 FS 错误检测忽略,该标志也将被置位。
位 1:该位指示 SCLK 是否有效。SCLK 比率必须稳定并且在 32-512FS 范围内才有效。
bit2:该位指示 SCLK 是否缺失。
位 3:该位表示 PLL 是否锁定。当 PLL 被禁用时,该位将被报告为解锁。
位 4:该位指示 PLL 是否过速
位 5:该位指示 SCLK 是否过速或欠速

8.1.17 DSP_PGM_MODE 寄存器(偏移 = 40h)[复位 = 0x01]

图 8-17 展示了 DSP_PGM_MODE,表 8-19 中对此进行了介绍。

返回汇总表

图 8-17 DSP_PGM_MODE 寄存器
76543210
RESERVEDCH1_HIZCH2_HIZ RESERVED
R/W R/W
表 8-19 DSP_PGM_MODE 寄存器字段说明
字段类型复位说明
7-4RESERVEDR/W0000

该位被保留

3CH1_HIZR/W0Hi-Z 模式通道 1
停止输出开关并将通道 1 设置为 Hi-Z 模式。
0:正常运行
1:高阻态状态
2CH2_HIZR/W0Hi-Z 模式通道 2
停止输出开关并将通道 2 设置为 Hi-Z 模式。
0:正常运行
1:高阻态状态
1-0RESERVEDR/W01该位被保留

8.1.18 DSP_CTRL 寄存器(偏移 = 46h)[复位 = 0x01]

图 8-18 展示了 DSP_CTRL,表 8-20 中对此进行了介绍。

返回汇总表

图 8-18 DSP_CTRL 寄存器
76543210
RESERVEDUSER_DEFINED_PROCESSING_RATERESERVEDBOOT_FROM_IRAMUSE_DEFAULT_COEFFS
R/WR/WRR/WR/W
表 8-20 DSP_CTRL 寄存器字段说明
字段类型复位说明
7-5RESERVEDR/W000

该位被保留

4-3USER_DEFINED_PROCESSING_RATER/W0000:输入
01:48k
10:96k
11:192k
2RESERVEDR0该位被保留
1RESERVEDR0该位被保留
0RESERVEDR/W1该位被保留

8.1.19 DAC_增益寄存器(偏移 = 4Ch)[复位 = 30h]

图 8-19 展示了 DAC_GAIN,表 8-21 中对此进行了介绍。

返回汇总表

图 8-19 DAC_增益寄存器
76543210
DAC_GAIN
R/W
表 8-21 DAC_GAIN 寄存器字段说明
字段类型复位说明
7-0DAC 增益R/W00110000DAC 增益
这些位控制左声道和右声道数字音量。数字音量为 24dB 至 -103dB,阶跃为 -0.5dB。
00000000:+24.0dB
00000001:+23.5dB
........
和 00101111:+0.5dB
00110000:0.0dB
00110001: -0.5dB
.......
11111110:-103dB
11111111:静音

8.1.20 DIG_VOL_CTRL1 寄存器(偏移 = 4Eh)[复位 = 0x33]

图 8-20 显示了 DIG_VOL_CTRL1,表 8-22 中对此进行了介绍。

返回汇总表

图 8-20 DIG_VOL_CTRL1 寄存器
76543210
PGA_RAMP_DOWN_SPEEDPGA_RAMP_DOWN_STEPPGA_RAMP_UP_SPEEDPGA_RAMP_UP_STEP
R/WR/WR/WR/W
表 8-22 DIG_VOL_CTRL1 寄存器字段说明
字段类型复位说明
7-6PGA_RAMP_DOWN_SPEEDR/W00数字音量正常斜降频率
这些位控制音量斜降时数字音量的更新频率。
00:每 1 个 FS 周期更新一次
01:每 2 个 FS 周期更新一次
10:每 4 个 FS 周期更新一次
11:直接将音量调为零(即时静音)
5-4PGA_RAMP_DOWN_STEPR/W11数字音量正常斜降阶跃
这些位控制当音量斜降时数字音量更新的阶跃。
00:每次更新递减 4dB
01:每次更新递减 2dB
10:每次更新递减 1dB
11:每次更新递减 0.5dB
3-2PGA_RAMP_UP_SPEEDR/W00数字音量正常斜升频率
这些位控制音量斜升时数字音量的更新频率。
00:每 1 个 FS 周期更新一次
01:每 2 个 FS 周期更新一次
10:每 4 个 FS 周期更新一次
11:直接恢复音量(即时取消静音)
1-0PGA_RAMP_UP_STEPR/W11数字音量正常斜升阶跃
这些位控制当音量斜升时数字音量更新的阶跃。
00:每次更新递增 4dB
e 01:每次更新递增 2dB
10:每次更新递增 1dB
11:每次更新递增 0.5dB

8.1.21 DIG_VOL_CTRL2 寄存器(偏移 = 4Fh)[复位 = 0x30]

图 8-21 展示了 DIG_VOL_CTRL2,表 8-23 中对此进行了介绍。

返回汇总表

图 8-21 DIG_VOL_CTRL2 寄存器
76543210
FAST_RAMP_DOWN_SPEEDFAST_RAMP_DOWN_STEPRESERVED
R/WR/WR/W
表 8-23 DIG_VOL_CTRL2 寄存器字段说明
字段类型复位说明
7-6FAST_RAMP_DOWN_SPEEDR/W00数字音量紧急斜降频率
当由于时钟错误或断电而导致音量斜降时,这些位控制数字音量更新的频率,与正常的软静音相比,这通常需要更快的斜降。
00:每 1 个 FS 周期更新一次
01:每 2 个 FS 周期更新一次
10:每 4 个 FS 周期更新一次
11:直接将音量调为零(即时静音)
5-4FAST_RAMP_DOWN_STEPR/W11数字音量紧急斜降阶跃
当由于时钟错误或断电而导致音量斜降时,这些位控制数字音量更新的阶跃,与正常的软静音相比,这通常需要更快的斜降。
00:每次更新递减 4dB
01:每次更新递减 2dB
10:每次更新递减 1dB
11:每次更新递减 0.5dB
3-0RESERVEDR/W0000

该位被保留

8.1.22 AUTO_MUTE_CTRL 寄存器(偏移 = 50h)[复位 = 0x00]

图 8-22 展示了 AUTO_MUTE_CTRL,表 8-24 中对此进行了介绍。

返回汇总表

图 8-22 AUTO_MUTE_CTRL 寄存器
76543210
RESERVEDREG_AUTO_MUTE_CTRL
R/WR/W
表 8-24 AUTO_MUTE_CTRL 寄存器字段说明
字段类型复位说明
7-3RESERVEDR/W00000

该位被保留

2-0REG_AUTO_MUTE_CTRLR/W000bit0:
0:禁用左声道自动静音
1:启用左声道自动静音
位 1:
0:禁用右声道自动静音
1:启用右声道自动静音
位 2:
0:自动静音左右声道,各自独立。
1:仅当两个通道都要自动静音时,才自动使左声道和右声道静音。

8.1.23 AUTO_MUTE_TIME 寄存器(偏移 = 51h)[复位 = 0x00]

图 8-23 展示了 AUTO_MUTE_TIME,表 8-25 中对此进行了介绍。

返回汇总表

图 8-23 AUTO_MUTE_TIME 寄存器
76543210
RESERVEDAUTOMUTE_TIME_LEFTRESERVEDAUTOMUTE_TIME_RIGHT
R/WR/WR/WR/W
表 8-25 AUTO_MUTE_TIME 寄存器字段说明
字段类型复位说明
7RESERVEDR/W0

该位被保留

6-4AUTOMUTE_TIME_LEFTR/W000左声道的自动静音时间
这些位指定通道可以自动静音之前,左声道上连续零样本的长度。显示的时间针对 96kHz 采样率并且将随着其他采样率而改变。
000:11.5ms
001:53ms
010:106.5ms
011:266.5ms
100:0.535 秒
101:1.065 秒
110:2.665 秒
111:5.33s
3RESERVEDR/W0

该位被保留

2-0AUTOMUTE_TIME_RIGHTR/W000右声道的自动静音时间
这些位指定通道可以自动静音之前,右声道上连续零样本的长度。显示的时间针对 96kHz 采样率并且将随着其他采样率而改变。
000:11.5ms
001:53ms
010:106.5ms
011:266.5ms
100:0.535 秒
101:1.065s
110:2.665 秒
111:5.33s

8.1.24 ANA_CTRL 寄存器(偏移 = 53h)[复位 = 0h]

图 8-24 展示了 ANA_CTRL,表 8-26 中对此进行了介绍

返回汇总表

图 8-24 ANA_CTRL 寄存器
76543210
AMUTE_DLY
R/W
表 8-26 ANA_CTRL 寄存器字段说明
字段类型复位说明
7RESERVEDR/W0该位被保留
6-5D 类带宽控制R/W00

00:100kHz

01:80kHz

10:120kHz

11:175kHz

当 Fsw = 384kHz 时,选择 100kHz 带宽以获得高音频性能。当 Fsw = 768kHz 时,选择 175kHz 带宽以获得高音频性能。

4-1RESERVEDR/W0000这些位被保留
0左右 PWM 输出相位控制R/W0

0:异相

1:同相

8.1.25 AGAIN 寄存器(偏移 = 54h)[复位 = 0x00]

图 8-25 展示了 AGAIN,表 8-27 中对此进行了介绍。

返回汇总表

图 8-25 AGAIN 寄存器
76543210
RESERVEDANA_GAIN
R/WR/W
表 8-27 AGAIN 寄存器字段说明
字段类型复位说明
7-5RESERVEDR/W000

该位被保留

4-0ANA_GAINR/W00000模拟增益控制
该位控制模拟增益。
00000:0dB(29.5V 峰值电压)
00001:-0.5dB 11111:-15.5dB

8.1.26 PVDD_ADC 寄存器(偏移 = 5Eh)[复位 = 0h]

图 8-26 展示了 PVDD_ADC,表 8-28 中对此进行了介绍。

返回汇总表

图 8-26 PVDD_ADC 寄存器
76543210
ADC_DATA_OUT
R
表 8-28 PVDD_ADC 寄存器字段说明
字段类型复位说明
7-0PVDD_ADC[7:0]R00000000

PVDD 电压 = PVDD_ADC[7:0] / 8.428 (V)

223:26.45V

222:26.34V

221:26.22V

...

39:4.63V

38:4.51V

37:4.39V

8.1.27 GPIO_CTRL 寄存器(偏移 = 60h)[复位 = 0x00]

图 8-27 展示了 GPIO_CTRL,表 8-29 中对此进行了介绍。

返回汇总表

图 8-27 GPIO_CTRL 寄存器
76543210
RESERVEDGPIO0_OEGPIO2_OEGPIO1_OE
R/WR/WR/WR/W
表 8-29 GPIO_CTRL 寄存器字段说明
字段类型复位说明
7-3RESERVEDR/W0000

该位被保留

2GPIO0_OER/W0GPIO0 输出启用。该位设置 GPIO0 引脚的方向
0:GPIO0 是输入
1:GPIO0 是输出
1GPIO2_OER/W0GPIO2 输出使能该位设置 GPIO2 引脚的方向
0:GPIO2 是输入
1:GPIO2 是输出
0GPIO1_OER/W0GPIO1 输出使能该位设置 GPIO1 引脚的方向
0:GPIO1 是输入
1:GPIO1 是输出

8.1.28 GPIO1_SEL 寄存器(偏移 = 61h)[复位 = 0x00]

图 8-28 展示了 GPIO1_SEL,表 8-30 中对此进行了介绍。

返回汇总表

图 8-28 GPIO1_SEL 寄存器
76543210
RESERVEDGPIO1_SEL
R/WR/W
表 8-30 GPIO1_SEL 寄存器字段说明
字段类型复位说明
7-4RESERVEDR/W0000

该位被保留

3-0GPIO1_SELR/W00000000:关闭(低电平)
1000:GPIO1 作为 WARNZ 输出
1001:GPIO1 作为串行音频接口数据输出 (SDOUT)
1011:GPIO1 作为 FAULTZ 输出
1100:GPIO1 作为 PVDD 压降检测标志
1101:GPIO1 作为 H 类

8.1.29 GPIO2_SEL 寄存器(偏移 = 62h)[复位 = 0x00]

图 8-29 展示了 GPIO2_SEL,表 8-31 中对此进行了介绍。

返回汇总表

图 8-29 GPIO2_SEL 寄存器
76543210
RESERVEDGPIO2_SEL
R/WR/W
表 8-31 GPIO2_SEL 寄存器字段说明
字段类型复位说明
7-4RESERVEDR/W0000

该位被保留

3-0GPIO2_SELR/W00000000:关闭(低电平)
1000:GPIO2 作为 WARNZ 输出
1001:GPIO2 作为串行音频接口数据输出 (SDOUT)
1011:GPIO2 作为 FAULTZ 输出
1100:GPIO2 作为 PVDD 压降检测标志
1101:GPIO2 作为 H 类

8.1.30 GPIO0_SEL 寄存器(偏移 = 63h)[复位 = 0x00]

图 8-30 展示了 GPIO0_SEL,表 8-32 中对此进行了介绍。

返回汇总表

图 8-30 GPIO0_SEL 寄存器
76543210
RESERVEDGPIO0_SEL
R/WR/W
表 8-32 GPIO0_SEL 寄存器字段说明
字段类型复位说明
7-4RESERVEDR/W0000

该位被保留

3-0GPIO0_SELR/W00000000:关闭(低电平)
1000:GPIO0 作为 WARNZ 输出
1001:GPIO0 作为串行音频接口数据输出 (SDOUT)
1011:GPIO0 作为 FAULTZ 输出
1100:GPIO0 作为 PVDD 压降检测标志
1101:GPIO0 作为 H 类

8.1.31 GPIO_INPUT_SEL 寄存器(偏移 = 64h)[复位 = 0x00]

图 8-31 展示了 GPIO_INPUT_SEL,表 8-33 中对此进行了介绍。

返回汇总表

图 8-31 GPIO_INPUT_SEL 寄存器
76543210
GPIO_SPI_POCI_SELGPIO_PHASE_SYNC_SELGPIO_RESETZ_SELGPIO_MUTEZ_SEL
R/WR/WR/WR/W
表 8-33 GPIO_INPUT_SEL 寄存器字段说明
字段类型复位说明
7-6GPIO_SPI_POCI_SELR/W0000:不适用
01:GPIO1
10:GPIO2
11:GPIO0
5-4GPIO_PHASE_SYNC_SELR/W0000:不适用
01:GPIO1
10:GPIO2
11:GPIO0
3-2GPIO_RESETZ_SELR/W0000:不适用
01:GPIO1
10:GPIO2
11:GPIO0 不能通过 GPIO 复位进行复位
1-0GPIO_MUTEZ_SELR/W0000:不适用
01:GPIO1
10:GPIO2
11:GPIO0

MUTEZ 引脚低电平有效,输出驱动器设置为高阻态,D 类放大器的输出停止开关。

8.1.32 GPIO_OUT 寄存器(偏移 = 65h)[复位 = 0x00]

图 8-32 展示了 GPIO_OUT,表 8-34 中对此进行了介绍。

返回汇总表

图 8-32 GPIO_OUT 寄存器
76543210
RESERVEDGPIO_OUT
R/WR/W
表 8-34 GPIO_OUT 寄存器字段说明
字段类型复位说明
7-3RESERVEDR/W00000

该位被保留

2-0GPIO_OUTR/W000bit0:GPIO1 输出
位 1:GPIO2 输出
位 2:GPIO0 输出

8.1.33 GPIO_OUT_INV 寄存器(偏移 = 66h)[复位 = 0x00]

图 8-33 展示了 GPIO_OUT_INV,表 8-35 中对此进行了介绍。

返回汇总表

图 8-33 GPIO_OUT_INV 寄存器
76543210
RESERVEDGPIO_OUT
R/WR/W
表 8-35 GPIO_OUT_INV 寄存器字段说明
字段类型复位说明
7-3RESERVEDR/W00000

该位被保留

2-0GPIO_OUTR/W000bit0:GPIO1 输出反相
位 1:GPIO2 输出反相
位 2:GPIO0 输出反相

8.1.34 DIE_ID 寄存器(偏移 = 67h)[复位 = 95h]

图 8-34 展示了 DIE_ID,表 8-36 中对此进行了介绍。

返回汇总表

图 8-34 DIE_ID 寄存器
76543210
DIE_ID
R
表 8-36 DIE_ID 寄存器字段说明
字段类型复位说明
7-0DIE_IDR10010101

DIE ID

8.1.35 POWER_STATE 寄存器(偏移 = 68h)[复位 = 0x00]

图 8-35 展示了 POWER_STATE,表 8-37 中对此进行了介绍。

返回汇总表

图 8-35 POWER_STATE 寄存器
76543210
STATE_RPT
R
表 8-37 POWER_STATE 寄存器字段说明
字段类型复位说明
7-0STATE_RPTR00000000

0:深度睡眠

1:睡眠

2:高阻态

3:播放

其他:保留

8.1.36 AUTOMUTE_STATE 寄存器(偏移 = 69h)[复位 = 0x00]

图 8-36 展示了 AUTOMUTE_STATE,表 8-38 中对此进行了介绍。

返回汇总表

图 8-36 AUTOMUTE_STATE 寄存器
76543210
RESERVEDZERO_RIGHT_MONZERO_LEFT_MON
RRR
表 8-38 AUTOMUTE_STATE 寄存器字段说明
字段类型复位说明
7-2RESERVEDR000000

该位被保留

1ZERO_RIGHT_MONR0

该位指示右声道的自动静音状态。

0:未自动静音

1:自动静音

0ZERO_LEFT_MONR0

该位指示左声道的自动静音状态。

0:未自动静音

1:自动静音

8.1.37 PHASE_CTRL 寄存器(偏移 = 6Ah)[复位 = 0]

图 8-37 展示了 PHASE_CTRL,表 8-39 中对此进行了介绍。

返回汇总表

图 8-37 PHASE_CTRL 寄存器
76543210
RESERVEDRAMP_PHASE_SELPHASE_SYNC_SELPHASE_SYNC_EN
R/WR/WR/WR/W
表 8-39 PHASE_CTRL 寄存器字段说明
字段类型复位说明
7-4RESERVEDR/W0000

该位被保留

3-2RAMP_PHASE_SELR/W00当多个设备集成在一个系统中时选择斜坡时钟相位,以减少电磁干扰 (EMI) 和峰值供电电流。TI 建议将所有器件设置为相同的斜坡频率和相同的展频。如果需要此功能,则必须在将器件驱动至播放模式之前设置放大器频率和展频。
2'b00:相位 0
2'b01:相位 1
2'b10:相位 2
2'b11:相位 3 以上都有 45 度的相移
1PHASE_SYNC_SELR/W0斜坡相位同步选择,
0:是 GPIO 同步;
1:内部同步
0PHASE_SYNC_ENR/W0

斜坡相位同步启用

8.1.38 RAMP_SS_CTRL0 寄存器(偏移 = 6Bh)[复位 = 0x00]

图 8-38 显示了 RAMP_SS_CTRL0,表 8-40 中对此进行了介绍。

返回汇总表

图 8-38 SS_CTRL0 寄存器
76543210
RESERVEDRESERVEDSS_PRE_DIV_SELSS_MANUAL_MODERESERVEDSS_RDM_ENSS_TRI_EN
R/WR/WR/WR/WR/WR/WR/W
表 8-40 RAMP_SS_CTRL0 寄存器字段说明
字段类型复位说明
7RESERVEDR/W0

该位被保留

6RESERVEDR/W0

该位被保留

5SS_PRE_DIV_SELR/W0

在手动模式下选择 PLL 时钟分频器 2 作为源时钟

4SS_MANUAL_MODER/W0

将斜坡 ss 控制器设置为手动模式

3-2RESERVEDR/W00

该位被保留

1SS_RDM_ENR/W0

随机 SS 启用

0SS_TRI_ENR/W0

三角 SS 启用

8.1.39 SS_CTRL1 寄存器(偏移 = 6Ch)[复位 = 0x00]

图 8-39 展示了 SS_CTRL1,表 8-41 中对此进行了介绍。

返回汇总表

图 8-39 SS_CTRL1 寄存器
76543210
RESERVEDSS_RDM_CTRLSS_TRI_CTRL
R/WR/WR/W
表 8-41 SS_CTRL1 寄存器字段说明
字段类型复位说明
7RESERVEDR/W0

该位被保留

6-4SS_RDM_CTRLR/W000

添加抖动

3-0SS_TRI_CTRLR/W0000

三角 SS 频率和范围控制

8.1.40 SS_CTRL2 寄存器(偏移 = 6Dh)[复位 = 0xA0]

图 8-40 展示了 SS_CTRL2,表 8-42 中对此进行了介绍。

返回汇总表

图 8-40 SS_CTRL2 寄存器
76543210
TM_FREQ_CTRL
R/W
表 8-42 SS_CTRL2 寄存器字段说明
字段类型复位说明
7-0TM_FREQ_CTRLR/W10100000

手动模式下控制斜坡频率,F=61440000/N

8.1.41 SS_CTRL3 寄存器(偏移 = 6Eh)[复位 = 0x11]

图 8-41 展示了 SS_CTRL3,表 8-43 中对此进行了介绍。

返回汇总表

图 8-41 SS_CTRL3 寄存器
76543210
TM_DSTEP_CTRLTM_USTEP_CTRL
R/WR/W
表 8-43 SS_CTRL3 寄存器字段说明
字段类型复位说明
7-4SS_TM_DSTEP_CTRLR/W0001

斜坡 ss 手动模式下控制三角模式展频下降阶跃

3-0SS_TM_USTEP_CTRLR/W0001

斜坡 ss 手动模式下控制三角模式展频上升阶跃

8.1.42 SS_CTRL4 寄存器(偏移 = 6Fh)[复位 = 0x24]

图 8-42 展示了 SS_CTRL4,表 8-44 中对此进行了介绍。

返回汇总表

图 8-42 SS_CTRL4 寄存器
76543210
RESERVEDTM_AMP_CTRLSS_TM_PERIOD_BOUNDRY
R/WR/WR/W
表 8-44 SS_CTRL4 寄存器字段说明
字段类型复位说明
7RESERVEDR/W0

该位被保留

6-5TM_AMP_CTRLR/W01

斜升手动模型下控制斜坡放大器控制

4-0SS_TM_PERIOD_BOUNDRYR/W00100

斜坡 ss 模式下控制三角模式展频边界

8.1.43 CHAN_FAULT 寄存器(偏移 = 70h)[复位 = 0x00]

图 8-43 展示了 CHAN_FAULT,表 8-45 中对此进行了介绍。

返回汇总表

图 8-43 CHAN_FAULT 寄存器
76543210
RESERVEDCH1_DC_1CH2_DC_1CH1_OC_ICH2_OC_I
RRRRR
表 8-45 CHAN_FAULT 寄存器字段说明
字段类型复位说明
7-4RESERVEDR0000

该位被保留

3CH1_DC_1R0

左声道直流故障。一旦出现直流故障,该位将被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。通过将 节 8.1.51 第 7 位设置为 1 来清除此故障,或者该位保持为 1。

2CH2_DC_1R0

右声道直流故障。一旦出现直流故障,该位将被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。通过将 节 8.1.51 第 7 位设置为 1 来清除此故障,或者该位保持为 1。

1CH1_OC_IR0

左声道过流故障。一旦出现 OC 故障,该位将被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。通过将 节 8.1.51 第 7 位设置为 1 来清除此故障,或者该位保持为 1。

0CH2_OC_IR0

右声道过流故障。一旦出现 OC 故障,该位将被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。通过将 节 8.1.51 第 7 位设置为 1 来清除此故障,或者该位保持为 1。

8.1.44 GLOBAL_FAULT1 寄存器(偏移 = 71h)[复位 = 0h]

图 8-44 展示了 GLOBAL_FAULT1,表 8-46 中对此进行了介绍。

返回汇总表

图 8-44 GLOBAL_FAULT1 寄存器
76543210
OTP_CRC_ERRORBQ_WR_ERRORLOAD_EEPROM_ERRORRESERVEDRESERVEDCLK_FAULT_IPVDD_OV_IPVDD_UV_I
RRRRRRRR
表 8-46 GLOBAL_FAULT1 寄存器字段说明
字段类型复位说明
7OTP_CRC_ERRORR0

指示 OTP CRC 检查错误。

6BQ_WR_ERRORR0

最近的 BQ 写入失败

5LOAD_EEPROM_ERRORR0

0:EEPROM 引导加载成功完成
1:EEPROM 引导加载未成功完成

4RESERVEDR0

该位被保留

3RESERVEDR0

该位被保留

2CLK_FAULT_IR0

时钟故障。一旦出现时钟故障,该位将被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。时钟故障采用自动恢复模式,一旦时钟错误消除,器件会自动恢复到之前的状态。

通过将 节 8.1.51 第 7 位设置为 1 来清除此故障,或者该位保持为 1。

1PVDD_OV_IR0

PVDD OV 故障。一旦出现 OV 故障,该位将被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。OV 故障采用自动恢复模式,一旦 OV 错误消除,器件会自动恢复到之前的状态。

通过将 节 8.1.51 第 7 位设置为 1 来清除此故障,或者该位保持为 1。

0PVDD_UV_IR0

PVDD UV 故障。一旦出现 UV 故障,该位将被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。OV 故障采用自动恢复模式,一旦 OV 错误消除,器件会自动恢复到之前的状态。

通过将 节 8.1.51 第 7 位设置为 1 来清除此故障,或者该位保持为 1。

8.1.45 GLOBAL_FAULT2 寄存器(偏移 = 72h)[复位 = 0h]

图 8-45 展示了 GLOBAL_FAULT2,表 8-47 中对此进行了介绍。

返回汇总表

图 8-45 GLOBAL_FAULT2 寄存器
76543210
RESERVEDCBC_FAULT_CH2_ICBC_FAULT_CH1_IOTSD_I
RRRR
表 8-47 GLOBAL_FAULT2 寄存器字段说明
字段类型复位说明
7-3RESERVEDR0000

该位被保留

2CBC_FAULT_CH2_IR0

右声道逐周期过流故障

1CBC_FAULT_CH1_IR0

左声道逐周期过流故障

0OTSD_IR0

过热关断故障。

一旦出现 OT 故障,该位将被设置为 1。D 级输出设置为高阻态。通过 FAULT 引脚 (GPIO) 报告。OV 故障采用自动恢复模式,一旦 OV 错误消除,器件会自动恢复到之前的状态。

通过将 节 8.1.51 第 7 位设置为 1 来清除此故障,或者该位保持为 1。

8.1.46 WARNING 寄存器(偏移 = 73h)[复位 = 0x00]

图 8-46 展示了 WARNING,表 8-48 中对此进行了介绍。

返回汇总表

图 8-46 WARNING 寄存器
76543210
RESERVEDCBCW_CH1_ICBCW_CH2_IOTW_LEVEL4_IOTW_LEVEL3_IOTW_LEVEL2_IOTW_LEVEL1_I
RRRRRRR
表 8-48 WARNING 寄存器字段说明
字段类型复位说明
7-6RESERVEDR0

该位被保留

5CBCW_CH1_IR0

左声道逐周期过流警告

4CBCW_CH2_IR0

右声道逐周期过流警告

3OTW_LEVEL4_IR0

过热警告,4 级,146C

2OTW_LEVEL3_IR0

过热警告,3 级,134C

1OTW_LEVEL2_IR0

过热警告,2 级,122C

0OTW_LEVEL1_IR0

过热警告,1 级,112C

8.1.47 PIN_CONTROL1 寄存器(偏移 = 74h)[复位 = 0x00]

图 8-47 展示了 PIN_CONTROL1,表 8-49 中对此进行了介绍。

返回汇总表

图 8-47 PIN_CONTROL1 寄存器
76543210
MASK_OTSDMASK_DVDD_UVMASK_DVDD_OVMASK_CLK_FAULTRESERVEDMASK_PVDD_UVMASK_DCMASK_OC
R/WR/WR/WR/WRR/WR/WR/W
表 8-49 PIN_CONTROL1 寄存器字段说明
字段类型复位说明
7MASK_OTSDR/W0

屏蔽 OTSD 故障报告

6MASK_DVDD_UVR/W0

屏蔽 DVDD UV 故障报告

5MASK_DVDD_OVR/W0

屏蔽 DVDD OV 故障报告

4MASK_CLK_FAULTR/W0

屏蔽时钟故障报告

3RESERVEDR0

该位被保留

2MASK_PVDD_UVR/W0

屏蔽 PVDD UV 故障报告屏蔽 PVDD OV 故障报告

1MASK_DCR/W0

屏蔽直流故障报告

0MASK_OCR/W0

屏蔽 OC 故障报告

8.1.48 PIN_CONTROL2 寄存器(偏移 = 75h)[复位 = 0xF8]

图 8-48 展示了 PIN_CONTROL2,表 8-50 中对此进行了介绍。

返回汇总表

图 8-48 PIN_CONTROL2 寄存器
76543210
CBC_FAULT_LATCH_ENCBC_WARN_LATCH_ENCLKFLT_LATCH_ENOTSD_LATCH_ENOTW_LATCH_ENMASK_OTWMASK_CBCWMASK_CBC_FAULT
R/WR/WR/WR/WR/WR/WR/WR/W
表 8-50 PIN_CONTROL2 寄存器字段说明
字段类型复位说明
7CBC_FAULT_LATCH_ENR/W1

通过将该位设置为 1 来启用 CBC 故障锁存

6CBC_WARN_LATCH_ENR/W1

通过将该位设置为 1 来启用 CBC 警告锁存

5CLKFLT_LATCH_ENR/W1

通过将该位设置为 1 来启用时钟故障锁存

4OTSD_LATCH_ENR/W1

通过将该位设置为 1 来启用 OTSD 故障锁存

3OTW_LATCH_ENR/W1

通过将该位设置为 1 来启用 OT 警告锁存

2MASK_OTWR/W0

通过将该位设置为 1 来屏蔽 OT 警告报告

1MASK_CBCWR/W0

通过将该位设置为 1 来屏蔽 CBC 警告报告

0MASK_CBC_FAULTR/W0

通过将该位设置为 1 来屏蔽 CBC 故障报告

8.1.49 MISC_CONTROL 寄存器(偏移 = 76h)[复位 = 0x00]

图 8-49 展示了 MISC_CONTROL,表 8-51 中对此进行了介绍。

返回汇总表

图 8-49 MISC_CONTROL 寄存器
76543210
DET_STATUS_LATCHRESERVEDOTSD_AUTO_REC_ENRESERVED
R/WR/WR/WR/W
表 8-51 MISC_CONTROL 寄存器字段说明
字段类型复位说明
7DET_STATUS_LATCHR/W0

1:锁存时钟检测状态

0:不锁存时钟检测状态

6-5RESERVEDR/W00

这些位被保留

4OTSD_AUTO_REC_ENR/W0

OTSD 自动恢复启用

3-0RESERVEDR/W0000

该位被保留

8.1.50 CBC_CONTROL 寄存器(偏移 = 77h)[复位 = 0x00]

图 8-50 展示了 CBC_CONTROL,表 8-52 中对此进行了介绍。

返回汇总表

图 8-50 CBC_CONTROL 寄存器
76543210
RESERVEDCBC_LEVEL_SELCBC_ENCBC_WARN_ENCBC_FAULT_EN
R/WR/WR/WR/WR/W
表 8-52 CBC_CONTROL 寄存器字段说明
字段类型复位说明
7-5RESERVEDR/W000

这些位被保留

4-3CBC_LEVEL_SEL00该位设置 CBC 级别,即过流阈值的百分比:
00:80%
10:60%
01:40%
2CBC_ENR/W0

启用 CBC 功能

1CBC_WARN_ENR/W0

启用 CBC 警告

0CBC_FAULT_ENR/W0

使能 CBC 故障

8.1.51 FAULT_CLEAR 寄存器(偏移 = 78h)[复位 = 0x00]

图 8-51 展示了 FAULT_CLEAR,表 8-53 中对此进行了介绍。

返回汇总表

图 8-51 FAULT_CLEAR 寄存器
76543210
ANALOG_FAULT_CLEARRESERVED
WR/W
表 8-53 FAULT_CLEAR 寄存器字段说明
字段类型复位说明
7ANALOG_FAULT_CLEARW0

WRITE CLEAR BIT 一旦将该位写为 1,器件就会清除模拟故障

6-0RESERVEDR/W0000000

该位被保留