ZHCAFQ0 September   2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP , AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62L , AM62P , AM62P-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1展频时钟
    1. 1.1 SSC 调制速率
    2. 1.2 SSC 调制深度
    3. 1.3 SSC 展频类型
    4. 1.4 SSC 调制曲线
  5. 2PLL SSC 实现详细信息
    1. 2.1 PLL SSC 配置寄存器
    2. 2.2 AM62Px 上使用 DSS PLL17 的 PLL SSC 实现序列
  6. 3SSC 结论和注意事项

展频时钟

由于数字时钟信号的周期性和方形属性,时钟的大部分能量集中在中心频率和奇次谐波上。SSC 以受控方式调制时钟额定频率,以减少时钟信号本身的辐射发射。在频域中,SSC 通过在更宽的频率范围内扩展局部峰值能量来降低数字时钟信号的峰值振幅。在时域中,SSC 向时钟信号注入抖动,但电压振幅保持不变。使用以下参数全面描述了 SoC 的 SSC:调制速率、调制深度、展频类型和调制曲线。

图 1-1 展示了使用常见三角波形状 SSC 调制曲线时的 SSC 特性。SSC 可针对时钟信号进行配置,以产生对称调制输出或配置为产生向下展频调制输出。向下展频类型可根据中心频率降低时钟频率。

 SSC 特性图 1-1 SSC 特性