ZHCAFQ0 September   2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP , AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62L , AM62P , AM62P-Q1

 

  1.   1
  2.   摘要
  3.   商标
  4. 1展频时钟
    1. 1.1 SSC 调制速率
    2. 1.2 SSC 调制深度
    3. 1.3 SSC 展频类型
    4. 1.4 SSC 调制曲线
  5. 2PLL SSC 实现详细信息
    1. 2.1 PLL SSC 配置寄存器
    2. 2.2 AM62Px 上使用 DSS PLL17 的 PLL SSC 实现序列
  6. 3SSC 结论和注意事项

摘要

利用高频时钟发送和接收数据的电气接口会辐射能量,可能干扰附近器件的。这种辐射称为电磁干扰 (EMI)。通过使用展频时钟 (SSC),可以降低 EMI 来满足发射标准和法规。SSC 是一种用于引入时钟信号频率受控变化以降低 EMI 的技术。实现 SSC 时,EMI 分布在更宽的频率范围内,而不是仅仅集中在额定时钟频率。必须注意在整个系统的容差范围内调制时钟,以避免相关电路和器件之间的通信中断。

本文档介绍了在使用具有 24 位 RGB 数据输出的显示并行接口 (DPI) 通过 SSC 调制像素时钟频率时如何降低 EMI。该方法适用于 AM62x、AM62Ax、AM62Px 和 AM62Lx 片上系统 (SoC) 设计。