需要使用以下布局指南将高速 DisplayPort 信号路由至 TDP142 以及从 TDP142 路由高速 DisplayPort 信号。
- INDP 和 OUTDP 对必须采用受控 100Ω 差分阻抗 (±10%) 进行布线。
- 使差分对远离其他高速信号。
- 对内布线需要保持在 5mil 以内。
- 根据 DisplayPort 设计指南,DisplayPort 通道对间路由需要保持在 2 个单位间隔以内。
- 差分对长度匹配需要在不匹配位置附近。
- 每对需要至少间隔信号布线宽度的 3 倍。
- 需要尽量减少使用弯曲的差分布线。使用弯曲时,左右弯曲数量需要尽可能相等,弯曲角度需要 ≥ 135°。这样可以尽可能减少由弯曲引起的任何长度不匹配,并尽可能降低弯曲对 EMI 造成的影响。
- 在同一层布线所有差分信号对。
- 尽量减少过孔数量,建议将过孔数量保持在 2 个或以下。
- 由于器件输出引脚和连接器之间的接线不匹配,布局可能会在 OUTDP2 和 OUTDP3 上出现信号交叉。其中一种设计是当 GPU 采用 BGA 封装时,在器件的输入端进行极性交换。这样可以尽量减少所使用的 VIAS 的数量。请参阅图 6-1 和图 6-2。
- 在靠近地平面的层上保留差分布线。
- 请勿在任何拆分上平面布线差分对。
- 如果使用穿孔连接器,则将高速信号排布在连接器的另一侧,使连接器引脚不会在传输线路上产生残桩。
- 测试点需要串联并对称放置,以避免阻抗不连续。