ZHCAEZ6 February 2025 LMX1205
输入时钟转换率会影响 PLL 小数杂散。这是因为来自小数分频电路的小数杂散能量会耦合到 PLL 的输入路径。其行为方式与图 3-1 中的固有器件噪声非常相似。产生的抖动乘以 20×log(N)。在输入时钟转换率足够低,可导致杂散受到转换率限制的情况下,输入功率增加 1dB,可将杂散提高 1dB。但是,过多地增加时钟转换率会在输入端产生更强的信号,这可能会产生耦合和混合。因此,我们专为 PLL 杂散设计了高转换率的低频输入(如 LVDS)。
转换率还会影响 PLL R 和 N 分频器灵敏度。灵敏度是计数器正常运行以及测量输出频率处于所需值的 1Hz 范围内所需的最小功率。这些计数器的输入具有内部电压噪声,因此灵敏度曲线通常具有碗形,如图 2-1 中的本底噪声所示。