ZHCAEZ6 February   2025 LMX1205

 

  1.   1
  2.   摘要
  3.   商标
  4. 1闪烁噪声、本底噪声和总噪声
    1. 1.1 闪烁噪声
    2. 1.2 本底噪声
    3. 1.3 总噪声
  5. 2得出转换率
    1. 2.1 使用示波器确定转换率
    2. 2.2 根据功率和频率计算转换率
  6. 3转换率对相位噪声的影响
    1. 3.1 输入时钟转换率、固有器件噪声和输出抖动的建模
    2. 3.2 High Slew rate 转换率对闪烁噪声和本底噪声的影响
  7. 4将转换率规则应用于 PLL 合成器
    1. 4.1 PLL 闪烁噪声
    2. 4.2 PLL 品质因数
    3. 4.3 PLL 中转换率对于性能的其他影响方面
    4. 4.4 提高 PLL 转换率以优化性能
  8. 5将转换率规则应用于数据转换器
  9. 6总结
  10. 7参考资料
  11.   附录 A:将转换率、功率和频率相关联
  12.   附录 B:将转换率、频率、抖动和相位噪声相关联
  13.   附录 C:数据转换器公式
    1. 8.1 将采样信号转换率与 SNR 相关联
    2. 8.2 在转换率受限情况下输入功率每降低 1dB SNR 随之降低 1dB 的理由
  14.   附录 D:数据转换器计算示例

PLL 中转换率对于性能的其他影响方面

输入时钟转换率会影响 PLL 小数杂散。这是因为来自小数分频电路的小数杂散能量会耦合到 PLL 的输入路径。其行为方式与图 3-1 中的固有器件噪声非常相似。产生的抖动乘以 20×log(N)。在输入时钟转换率足够低,可导致杂散受到转换率限制的情况下,输入功率增加 1dB,可将杂散提高 1dB。但是,过多地增加时钟转换率会在输入端产生更强的信号,这可能会产生耦合和混合。因此,我们专为 PLL 杂散设计了高转换率的低频输入(如 LVDS)。

转换率还会影响 PLL R 和 N 分频器灵敏度。灵敏度是计数器正常运行以及测量输出频率处于所需值的 1Hz 范围内所需的最小功率。这些计数器的输入具有内部电压噪声,因此灵敏度曲线通常具有碗形,如图 2-1 中的本底噪声所示。