ZHCAEZ6 February   2025 LMX1205

 

  1.   1
  2.   摘要
  3.   商标
  4. 1闪烁噪声、本底噪声和总噪声
    1. 1.1 闪烁噪声
    2. 1.2 本底噪声
    3. 1.3 总噪声
  5. 2得出转换率
    1. 2.1 使用示波器确定转换率
    2. 2.2 根据功率和频率计算转换率
  6. 3转换率对相位噪声的影响
    1. 3.1 输入时钟转换率、固有器件噪声和输出抖动的建模
    2. 3.2 High Slew rate 转换率对闪烁噪声和本底噪声的影响
  7. 4将转换率规则应用于 PLL 合成器
    1. 4.1 PLL 闪烁噪声
    2. 4.2 PLL 品质因数
    3. 4.3 PLL 中转换率对于性能的其他影响方面
    4. 4.4 提高 PLL 转换率以优化性能
  8. 5将转换率规则应用于数据转换器
  9. 6总结
  10. 7参考资料
  11.   附录 A:将转换率、功率和频率相关联
  12.   附录 B:将转换率、频率、抖动和相位噪声相关联
  13.   附录 C:数据转换器公式
    1. 8.1 将采样信号转换率与 SNR 相关联
    2. 8.2 在转换率受限情况下输入功率每降低 1dB SNR 随之降低 1dB 的理由
  14.   附录 D:数据转换器计算示例

输入时钟转换率、固有器件噪声和输出抖动的建模

要了解转换率对相位噪声的影响,首先要在简单缓冲器上进行建模,如图 3-1 所示。然后可以进一步拓展这一理解,以了解输入时钟转换率对 PLL、数据转换器和时钟缓冲器的影响,因为它们都包含输入缓冲器。要进行噪声建模,首先要假定输入时钟没有噪声且具有已知转换率。固有器件噪声可以建模为 RMS 电压,该电压添加到输入时钟以产生内部合成信号。该信号随后会经过一个比较器,该比较器对信号进行平方处理以产生输出信号。

 对于转换率对输出抖动的影响进行建模图 3-1 对于转换率对输出抖动的影响进行建模