ZHCAEO1 October   2024 TPS65219 , TPS6521905

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2TPS65219 概述
  6. 3供电网络
    1. 3.1 常开:专为优化成本而设计(-1 和 -2 器件)
    2. 3.2 常开:专为功率和/或效率而设计(-1L 和 -2L 器件)
    3. 3.3 常开:专为 PL 性能而设计(-3 器件)
    4. 3.4 完整电源管理灵活性(所有速度等级)
  7. 4将 NVM 配置文件加载到 PMIC
  8. 5结语
  9. 6参考资料

常开:专为 PL 性能而设计(-3 器件)

常开可编程逻辑 (PL) 性能优化的电源整合方案支持最高 PL 性能,并且使用 -3 速度等级的器件。在该电源方案中,所有内核电源轨(VCCINT、VCCINT_VCU、VCCBRAM、VCCINT_IO、VCC_PSINTLP、VCC_PSINTFP 和 VCC_PSINTFP_DDR)均在 0.9V 的标称电压下运行。

 专为 PL 性能而设计(-3 器件)- PDN图 3-7 专为 PL 性能而设计(-3 器件)- PDN
注: 专为 PL 性能而设计(-3 器件):请在 TI 电源管理 E2E 论坛上申请获取 TPS6521905 PMIC NVM 配置文件。
 专为 PL 性能而设计(-3 器件)- 上电序列图 3-8 专为 PL 性能而设计(-3 器件)- 上电序列
 专为 PL 性能而设计(-3 器件)- 断电序列图 3-9 专为 PL 性能而设计(-3 器件)- 断电序列