ZHCAEO1 October   2024 TPS65219 , TPS6521905

 

  1.   1
  2.   摘要
  3.   商标
  4. 1引言
  5. 2TPS65219 概述
  6. 3供电网络
    1. 3.1 常开:专为优化成本而设计(-1 和 -2 器件)
    2. 3.2 常开:专为功率和/或效率而设计(-1L 和 -2L 器件)
    3. 3.3 常开:专为 PL 性能而设计(-3 器件)
    4. 3.4 完整电源管理灵活性(所有速度等级)
  7. 4将 NVM 配置文件加载到 PMIC
  8. 5结语
  9. 6参考资料

常开:专为优化成本而设计(-1 和 -2 器件)

常开/低成本设计的电源整合方案使用 -1/-2 速度等级的器件。该电源方案可以整合 0.85V 电源域。当 VCCINT 和 VCCINT_IO/VCCBRAM 以相同的电压电平运行时,它们可以由同一电源供电并同时斜升。如果由 External1 和 PMIC DCDC1 支持的所有电源域最大总电流不超过 3.5A,那么可以由 DCDC1 为所有这些电源域供电。或者,也可以由 External1 为所有 0.85V 电源域供电,而来自 PMIC 的 DCDC1 则可重新编程,用于为应用中的其他电源域供电。

注: 如果所有 0.85V 电源域均由 External1 供电,则 PMIC Buck1 可以重新编程为输出 3.3V 并用于为 PMIC LDO 供电,以帮助降低功耗。
 专为优化成本而设计(-1 和 -2 器件)- PDN图 3-1 专为优化成本而设计(-1 和 -2 器件)- PDN
注: 专为优化成本而设计(-1 和 -2 器件):TPS6521905 PMIC NVM 配置文件链接
 专为优化成本而设计(-1 和 -2 器件)- 上电序列图 3-2 专为优化成本而设计(-1 和 -2 器件)- 上电序列
 常开:专为优化成本而设计(-1 和 -2 器件)- 断电序列图 3-3 常开:专为优化成本而设计(-1 和 -2 器件)- 断电序列