ZHCACO5E August 2024 – October 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP
该处理器系列支持 1 个 CPSW3G 以太网交换机实例(带 2 个外部端口),并支持 2(两)个具有独立 MAC ID 的独立以太网接口(使用 CPSW3G0 外设实现)。CPSW3G0 允许为 2 个外部接口端口使用混合 RGMII/RMII 接口拓扑。每个 MAC 接口均支持 RGMII 或 RMII 接口。
在使用以太网端口和配置 MDIO 接口(用于引导和正常运行)之前,请参阅公告文章 i2329 MDIO:AM62x 处理器器件版本 1.0 的 MDIO 接口损坏(CPSW 和 PRU-ICSS)。
有关以太网接口的更多信息,请参阅以下常见问题解答:
[常见问题解答] AM6442、AM6441、AM6422、AM6421、AM6412、AM6411 和 AM2434、AM2432、AM2431(ALV、ALX)定制电路板硬件设计 – 以太网
这是通用常见问题解答,也可用于 AM625、AM623、AM620-Q1、AM625-Q1、AM625SIP 处理器系列。
[常见问题解答] AM625/AM623/AM620-Q1/AM625-Q1/AM625SIP:以太网 PHY RGMII 同步时钟