ZHCAC17D June   2013  – January 2023 TLV62130 , TLV62130A , TLV62150 , TLV62150A , TPS61175 , TPS61175-Q1 , TPS62130 , TPS62130A , TPS62131 , TPS62132 , TPS62133 , TPS62135 , TPS62136 , TPS62140 , TPS62140A , TPS62141 , TPS62142 , TPS62143 , TPS62150 , TPS62150A , TPS62151 , TPS62152 , TPS62153 , TPS62160 , TPS62161 , TPS62162 , TPS62163 , TPS62170 , TPS62171 , TPS62172 , TPS62173

 

  1.   在反相降压/升压拓扑中使用 TPS6215x
  2.   商标
  3. 1反相降压/升压拓扑
    1. 1.1 概念
    2. 1.2 输出电流计算
    3. 1.3 VIN 和 VOUT 范围
  4. 2设计注意事项
    1. 2.1 设计注意事项
    2. 2.2 额外的输入电容器
    3. 2.3 数字引脚配置
      1. 2.3.1 数字输入引脚(EN、FSW、DEF)
      2. 2.3.2 电源正常引脚
    4. 2.4 启动行为和开关节点注意事项
  5. 3外部组件选择
    1. 3.1 电感器选择
    2. 3.2 电容器选型
  6. 4典型性能
  7. 5结论
  8. 6参考文献
  9. 7修订历史记录

电源正常引脚

这些器件均具有内置电源正常 (PG) 功能,可指示输出电压是否已达到适当水平。PG 引脚是开漏输出,需要使用一个上拉电阻器。因为 VOUT 在此配置中是 IC 接地,所以 PG 引脚以 VOUT 而非接地为基准,这意味着该器件在 PG 为低电平时会将其拉至 VOUT

这种行为可能会导致难以读取 PG 引脚的状态,因为在某些应用中,检测 PG 引脚极性的 IC 可能无法承受负电压。图 2-7 所示的电平转换器电路通过消除 PG 引脚的负输出信号,减少了与失调 PG 引脚电压相关的任何麻烦。如果不需要 PG 引脚功能,则可以在没有此电路的情况下将其悬空或连接到 VOUT。请注意,为避免违反其绝对最大额定值,PG 引脚的驱动电压不应超过负输出电压(IC 接地)7 V 以上。

GUID-A3DC65BF-65F9-4B20-894C-845D95695F24-low.gif图 2-7 PG 引脚电平转换器

在这些器件内部,PG 引脚连接到 N 沟道 MOSFET (Q3)。通过将 PG 引脚连接到 Q1 的栅极,当 PG 引脚被拉低时,Q1 关闭而 Q2 开启,因为它的 VGS 看到 VCC。然后 SYS_PG 被拉至地。

当 Q3 关断时,Q1 的栅极被拉至地电位,将其导通。这会将 Q2 的栅极拉至地下,将其关闭。然后,SYS_PG 被上拉到 VCC 电压。请注意,对于连接到 SYS_PG 网络的电路,VCC 电压必须处于适当的逻辑电平。

图 2-8图 2-9 中说明了此 PG 引脚电平转换器序列。PG 信号激活 PG 引脚电平转换器电路,GD 节点信号表示 Q1 和 Q2 之间的共享节点。该电路使用 1.8V 的 VCC 和双 NFET Si1902DL 进行了测试。SYS_PG 网络是电路的输出,在接地和 1.8V 之间,可由单独的器件轻松读取。

GUID-4DAA43FA-7C96-4200-B016-FAC3577F8A9D-low.gif图 2-8 启动时的 PG 引脚电平转换器
GUID-5B4F17C0-7DC1-4798-B081-C6D77643E3D1-low.gif图 2-9 关断时的 PG 引脚电平转换器