ZHCAAL0B April   2019  – August 2021 AFE7728D , AFE7768D , AFE7769 , AFE7769D , AFE7799

 

  1.   商标
  2. 1术语
  3. 2DPD 简介
  4. 3DPD 的基本构建块
    1. 3.1 基本 DPD 系统构建块
    2. 3.2 DPD 环路分析
  5. 4利用 AFE77xx 实现 DPD 系统
    1.     8
    2. 4.1 AFE77xx 发送器路径概述
    3. 4.2 AFE77xx 反馈观测接收器路径概述
  6. 5AFE77xx 中 DPD 系统的概要实现方式
    1. 5.1 时域双工系统概述
    2. 5.2 训练序列生成
    3. 5.3 AFE77xx 中的特殊 TDD 功能
  7. 6TX/FB 的延迟
    1. 6.1 TX 链中的延迟块
    2. 6.2 TXLO 和 FBNCO 频率偏移
  8. 7反馈抗混叠滤波
  9. 8TX 正交调制器校正 (QMC) 交互
  10. 9修订历史记录

时域双工系统概述

在 TDD 条件下(如图 5-1 所示),DL 时段流量发送器处于运行模式。在此时段,FB 接收器也可启用,用于 DPD 环路的估算阶段。在此时段,流量接收器不需要运行。除了 DL 时间,其余时间为 UL 阶段。在此阶段,流量发送器和 FB 接收器不需要运行。(1)

GUID-71B2FDCE-AC36-4360-9452-0B4B6E1233EC-low.gif图 5-1 4G LTE 典型的 TDD 下行链路/上行链路比例
在典型的 4G LTE TDD 系统中,典型的 DL 时间约为总时长的 75%,典型的 UL 时间约为总时长的 25%。这主要是由内容提供商向移动设备提供的数据流量决定的。在未来的 5G 系统时代,移动设备之间共享的流量可能增加,那么 DL 与 UL 的比例可能会接近 50%。