ZHCAAL0B April   2019  – August 2021 AFE7769 , AFE7799

 

  1.   商标
  2. 1术语
  3. 2DPD 简介
  4. 3DPD 的基本构建块
    1. 3.1 基本 DPD 系统构建块
    2. 3.2 DPD 环路分析
  5. 4利用 AFE77xx 实现 DPD 系统
    1.     8
    2. 4.1 AFE77xx 发送器路径概述
    3. 4.2 AFE77xx 反馈观测接收器路径概述
  6. 5AFE77xx 中 DPD 系统的概要实现方式
    1. 5.1 时域双工系统概述
    2. 5.2 训练序列生成
    3. 5.3 AFE77xx 中的特殊 TDD 功能
  7. 6TX/FB 的延迟
    1. 6.1 TX 链中的延迟块
    2. 6.2 TXLO 和 FBNCO 频率偏移
  8. 7反馈抗混叠滤波
  9. 8TX 正交调制器校正 (QMC) 交互
  10. 9修订历史记录

TX/FB 的延迟

进行数字预失真估算和校准需要知晓从发送器链到反馈观测链之间的延迟。根据设计,AFE77xx 支持的 JESD204B/C 标准对于发送器和反馈路径都有确定性延迟。确切地说,AFE77xx 每次启动时发送器和反馈数据路径都有精确的延迟。启动过程包括器件的上电、器件的重置、器件的编程以及 JESD204B/C 握手过程。

此外,AFE77xx 具有的以下特性有助于 DPD 的实现: