ZHCSR90C December   2022  – February 2024 TPSM33615 , TPSM33625

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 系统特性
    7. 6.7 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1  输入电压范围
      2. 7.3.2  输出电压选择
      3. 7.3.3  输入电容器
      4. 7.3.4  输出电容器
      5. 7.3.5  启用、启动和关断
      6. 7.3.6  外部 CLK SYNC(通过 MODE/SYNC)
        1. 7.3.6.1 脉冲相关 MODE/SYNC 引脚控制
      7. 7.3.7  开关频率 (RT)
      8. 7.3.8  电源正常输出运行
      9. 7.3.9  内部 LDO、VCC 和 VOUT/FB 输入
      10. 7.3.10 自举电压和 VBOOT-UVLO(BOOT 端子)
      11. 7.3.11 展频
      12. 7.3.12 软启动和对压差进行软恢复
        1. 7.3.12.1 从压降中恢复
      13. 7.3.13 过流保护(断续模式)
      14. 7.3.14 热关断
    4. 7.4 器件功能模式
      1. 7.4.1 关断模式
      2. 7.4.2 待机模式
      3. 7.4.3 运行模式
        1. 7.4.3.1 CCM 模式
        2. 7.4.3.2 自动模式 – 轻负载运行
          1. 7.4.3.2.1 二极管仿真
          2. 7.4.3.2.2 降频
        3. 7.4.3.3 FPWM 模式 – 轻负载运行
        4. 7.4.3.4 最短导通时间(高输入电压)运行
        5. 7.4.3.5 压降
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
        1. 8.2.2.1  使用 WEBENCH® 工具创建定制设计方案
        2. 8.2.2.2  选择开关频率
        3. 8.2.2.3  设置输出电压
        4. 8.2.2.4  输入电容器选型
        5. 8.2.2.5  输出电容器选型
        6. 8.2.2.6  VCC
        7. 8.2.2.7  CFF 选型
        8. 8.2.2.8  电源正常信号
        9. 8.2.2.9  最高环境温度
        10. 8.2.2.10 其他连接
      3. 8.2.3 应用曲线
    3. 8.3 优秀设计实践
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
        1. 8.5.1.1 接地及散热注意事项
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 第三方产品免责声明
      2. 9.1.2 开发支持
        1. 9.1.2.1 使用 WEBENCH® 工具创建定制设计方案
      3. 9.1.3 器件命名规则
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

电源正常输出运行

当输出电压超出稳压范围时,使用 TPSM336x5 的 PGOOD 引脚的电源正常特性可用于重置系统微处理器。该开漏输出在电流限值和热关断等器件故障条件下以及正常启动期间保持低电平。干扰滤波器可防止在输出电压的短时偏移(例如在线路和负载瞬态期间)时出现错误标志。持续时间少于 tRESET_FILTER 的输出电压偏移不会触发电源正常标志。通过参考图 7-10,可以更好地理解电源正常运行。表 7-7 提供了 PGOOD 运行的更详细的细目列表。在这里,VPGUV 被定义为 PGUV 缩放版本的 VOUT(目标稳定输出电压),VPGHYS 被定义为 PGHYS 缩放版本的 VOUT,其中 PGUV 和 PGHYS 都列在电气特性 中。在初始上电期间,从触发 VEN_RISE 到电源正常标志为高电平之间的总延迟为 6ms(典型值)。该延迟仅在器件启动期间发生,在电源正常功能的任何其他正常运行期间不会发生。当 EN 拉低时,电源正常标志输出也被强制为低电平。在 EN 为低电平时,只要输入电压 (VIN_PG_VALID 为 ≥1.5V(最大值),电源正常输出就保持有效。

电源正常输出方案包含一个开漏 N 沟道 MOSFET,需要一个外部上拉电阻连接到合适的逻辑电源。还可以根据需要通过适当的电阻器将其上拉至 VCC 或 VOUT。如果不需要此功能,PGOOD 引脚可以保持开路或接地。将流入该引脚的电流限制为 ≤ 4mA。

GUID-20220831-SS0I-SFCC-37FV-7CMNP2JQCB4L-low.svg图 7-10 电源正常运行(不包括 OV 事件)
表 7-7 PGOOD 的故障条件(拉至低电平)
故障条件启动故障条件结束(在此之后,必须经过 tPGOOD_ACT 才能释放 PGOOD 输出)
VOUT < VPGUV 且 t > tRESET_FILTER稳压输出电压:
VPGUV + VPGHYS < VOUT < VPGOV - VPGHYS
VOUT > VPGOV 且 t > tRESET_FILTER稳压输出电压
TJ > TSDNTJ < TSDN-THYST 且稳压输出电压
EN < VEN_RISE - VEN_HYSEN > VEN_RISE 且稳压输出电压