ZHCSC63P December 2013 – February 2024 TMS320F28374D , TMS320F28375D , TMS320F28376D , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28378D , TMS320F28379D , TMS320F28379D-Q1
PRODUCTION DATA
表 7-10 显示了每个总线主控访问外设和配置寄存器的总体视图。外设可以单独分配给 CPU1 或 CPU2 子系统(例如,ePWM 可以分配给 CPU1,eQEP 可以分配给 CPU2)。外设帧 1 或 2 内的外设都将作为一个组被映射到各自的二级主控(如果 SPI 分配给 CPUx.DMA,则 McBSP 也分配给 CPUx.DMA)。
| 外设 (按总线访问类型) | CPU1.DMA | CPU1.CLA1 | CPU1 | CPU2 | CPU2.CLA1 | CPU2.DMA |
|---|---|---|---|---|---|---|
| 可分配给 CPU1 或 CPU2 且具有通用可选二级主控的外设 | ||||||
| 外设帧 1: | Y | Y | Y | Y | Y | Y |
外设帧 1:
| Y | Y | Y | |||
外设帧 2:
| Y | Y | Y | Y | Y | Y |
外设帧 2:
| Y | Y | Y | |||
| 可分配给 CPU1 或 CPU2 子系统的外设 | ||||||
| SCI | Y | Y | ||||
| I2C | Y | Y | ||||
| CAN | Y | Y | ||||
| ADC 配置 | Y | Y | Y | Y | ||
| EMIF1 | Y | Y | Y | Y | ||
| 仅在 CPU1 子系统上的外设和器件配置寄存器 | ||||||
| EMIF2 | Y | Y | ||||
| USB | Y | |||||
| 器件功能、外设复位、外设 CPU 选择 | Y | |||||
| GPIO 引脚映射和配置 | Y | |||||
| 模拟系统控制 | Y | |||||
| uPP 消息 RAM | Y | Y | ||||
| 复位配置 | Y | |||||
| 使用 Semaphore 一次只能由一个 CPU 访问 | ||||||
| 时钟和 PLL 配置 | Y | Y | ||||
| 外设和寄存器,每个 CPU 和 CLA 主控都有唯一的寄存器副本(2) | ||||||
| 系统配置 (WD、NMIWD、LPM、外设时钟门控) | Y | Y | ||||
| 闪存配置(3) | Y | Y | ||||
| CPU 计时器 | Y | Y | ||||
| DMA 和 CLA 触发源选择 | Y | Y | ||||
| GPIO 数据(4) | Y | Y | Y | Y | ||
| ADC 结果 | Y | Y | Y | Y | Y | Y |