ZHCSWQ7B June   2024  – November 2025 TDA4APE-Q1 , TDA4VPE-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
    1. 3.1 功能方框图
  5. 器件比较
  6. 端子配置和功能
    1. 5.1 引脚图
    2. 5.2 引脚属性
      1.      10
      2.      11
    3. 5.3 信号说明
      1.      13
      2. 5.3.1  ADC
        1. 5.3.1.1 MCU 域
          1.        16
          2.        17
          3.        18
      3. 5.3.2  CPSW2G
        1. 5.3.2.1 MAIN 域
          1.        21
        2. 5.3.2.2 MCU 域
          1.        23
      4. 5.3.3  CPTS
        1. 5.3.3.1 MAIN 域
          1.        26
        2. 5.3.3.2 MCU 域
          1.        28
      5. 5.3.4  CSI
        1. 5.3.4.1 MAIN 域
          1.        31
          2.        32
          3.        33
      6. 5.3.5  DDRSS
        1. 5.3.5.1 MAIN 域
          1.        36
          2.        37
      7. 5.3.6  显示端口
        1. 5.3.6.1 MAIN 域
          1.        40
      8. 5.3.7  DMTIMER
        1. 5.3.7.1 MAIN 域
          1.        43
        2. 5.3.7.2 MCU 域
          1.        45
      9. 5.3.8  DSI
        1. 5.3.8.1 MAIN 域
          1.        48
          2.        49
      10. 5.3.9  DSS
        1. 5.3.9.1 MAIN 域
          1.        52
      11. 5.3.10 ECAP
        1. 5.3.10.1 MAIN 域
          1.        55
          2.        56
          3.        57
      12. 5.3.11 EPWM
        1. 5.3.11.1 MAIN 域
          1.        60
          2.        61
          3.        62
          4.        63
          5.        64
          6.        65
          7.        66
      13. 5.3.12 EQEP
        1. 5.3.12.1 MAIN 域
          1.        69
          2.        70
          3.        71
      14. 5.3.13 GPIO
        1. 5.3.13.1 MAIN 域
          1.        74
        2. 5.3.13.2 WKUP 域
          1.        76
      15. 5.3.14 GPMC
        1. 5.3.14.1 MAIN 域
          1.        79
      16. 5.3.15 HYPERBUS
        1. 5.3.15.1 MCU 域
          1.        82
      17. 5.3.16 I2C
        1. 5.3.16.1 MAIN 域
          1.        85
          2.        86
          3.        87
          4.        88
          5.        89
          6.        90
          7.        91
        2. 5.3.16.2 MCU 域
          1.        93
          2.        94
        3. 5.3.16.3 WKUP 域
          1.        96
      18. 5.3.17 I3C
        1. 5.3.17.1 MCU 域
          1.        99
      19. 5.3.18 MCAN
        1. 5.3.18.1 MAIN 域
          1.        102
          2.        103
          3.        104
          4.        105
          5.        106
          6.        107
          7.        108
          8.        109
          9.        110
          10.        111
          11.        112
          12.        113
          13.        114
          14.        115
          15.        116
          16.        117
          17.        118
          18.        119
        2. 5.3.18.2 MCU 域
          1.        121
          2.        122
      20. 5.3.19 MCASP
        1. 5.3.19.1 MAIN 域
          1.        125
          2.        126
          3.        127
          4.        128
          5.        129
      21. 5.3.20 MCSPI
        1. 5.3.20.1 MAIN 域
          1.        132
          2.        133
          3.        134
          4.        135
          5.        136
          6.        137
          7.        138
        2. 5.3.20.2 MCU 域
          1.        140
          2.        141
      22. 5.3.21 MDIO
        1. 5.3.21.1 MAIN 域
          1.        144
          2.        145
        2. 5.3.21.2 MCU 域
          1.        147
      23. 5.3.22 MMC
        1. 5.3.22.1 MAIN 域
          1.        150
          2.        151
      24. 5.3.23 OSPI
        1. 5.3.23.1 MCU 域
          1.        154
          2.        155
      25. 5.3.24 PCIE
        1. 5.3.24.1 MAIN 域
          1.        158
      26. 5.3.25 SERDES
        1. 5.3.25.1 MAIN 域
          1.        161
          2.        162
          3.        163
      27. 5.3.26 SGMII
        1. 5.3.26.1 MAIN 域
          1.        166
      28. 5.3.27 UART
        1. 5.3.27.1 MAIN 域
          1.        169
          2.        170
          3.        171
          4.        172
          5.        173
          6.        174
          7.        175
          8.        176
          9.        177
          10.        178
        2. 5.3.27.2 MCU 域
          1.        180
        3. 5.3.27.3 WKUP 域
          1.        182
      29. 5.3.28 UFS
        1. 5.3.28.1 MAIN 域
          1.        185
      30. 5.3.29 USB
        1. 5.3.29.1 MAIN 域
          1.        188
      31. 5.3.30 仿真和调试
        1. 5.3.30.1 MAIN 域
          1.        191
          2.        192
      32. 5.3.31 系统和其他
        1. 5.3.31.1 启动模式配置
          1.        195
        2. 5.3.31.2 时钟
          1.        197
          2.        198
        3. 5.3.31.3 EFUSE
          1.        200
        4. 5.3.31.4 系统
          1.        202
          2.        203
        5. 5.3.31.5 VMON
          1.        205
      33. 5.3.32 电源
        1.       207
    4. 5.4 引脚连接要求
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  ESD 等级
    3. 6.3  通电时间 (POH) 限制
    4. 6.4  建议运行条件
    5. 6.5  运行性能点
    6. 6.6  电气特性
      1. 6.6.1  I2C 开漏失效防护 (I2C OD FS) 电气特性
      2. 6.6.2  失效防护复位(FS 复位)电气特性
      3. 6.6.3  HFOSC/LFOSC 电气特性
      4. 6.6.4  eMMCPHY 电气特性
      5. 6.6.5  SDIO 电气特性
      6. 6.6.6  CSI2/DSI D-PHY 电气特性
      7. 6.6.7  ADC12B 电气特性
      8. 6.6.8  LVCMOS 电气特性
      9. 6.6.9  USB2PHY 电气特性
      10. 6.6.10 串行器/解串器 2-L-PHY/4-L-PHY 电气特性
      11. 6.6.11 UFS M-PHY 电气特性
      12. 6.6.12 eDP/DP AUX-PHY 电气特性
      13. 6.6.13 DDR0 电气特性
    7. 6.7  一次性可编程 (OTP) 电子保险丝的 VPP 规格
      1. 6.7.1 OTP 电子保险丝编程的建议运行条件
      2. 6.7.2 硬件要求
      3. 6.7.3 编程序列
      4. 6.7.4 对硬件保修的影响
    8. 6.8  热阻特性
      1. 6.8.1 AND 封装的热阻特性
    9. 6.9  温度传感器特性
    10. 6.10 时序和开关特性
      1. 6.10.1 时序参数和信息
      2. 6.10.2 电源时序控制
        1. 6.10.2.1 电源压摆率要求
        2. 6.10.2.2 组合式 MCU 域和 Main 域上电时序
        3. 6.10.2.3 组合式 MCU 域和 Main 域下电时序 - 选项 1
        4. 6.10.2.4 隔离式 MCU 域和 Main 域上电时序
        5. 6.10.2.5 隔离式 MCU 域和 Main 域下电时序 - 选项 1
        6. 6.10.2.6 独立的 MCU 域和 Main 域,仅 MCU 时序的进入和退出
        7. 6.10.2.7 独立的 MCU 域和 Main 域,DDR 保持状态的进入和退出
        8. 6.10.2.8 独立的 MCU 域和 Main 域,GPIO 保持时序的进入和退出
      3. 6.10.3 系统时序
        1. 6.10.3.1 复位时序
        2. 6.10.3.2 安全信号时序
        3. 6.10.3.3 时钟时序
      4. 6.10.4 时钟规格
        1. 6.10.4.1 输入和输出时钟/振荡器
          1. 6.10.4.1.1 WKUP_OSC0 内部振荡器时钟源
            1. 6.10.4.1.1.1 负载电容
            2. 6.10.4.1.1.2 并联电容
          2. 6.10.4.1.2 WKUP_OSC0 LVCMOS 数字时钟源
          3. 6.10.4.1.3 辅助 OSC1 内部振荡器时钟源
            1. 6.10.4.1.3.1 负载电容
            2. 6.10.4.1.3.2 并联电容
          4. 6.10.4.1.4 辅助 OSC1 LVCMOS 数字时钟源
          5. 6.10.4.1.5 未使用辅助 OSC1
        2. 6.10.4.2 输出时钟
        3. 6.10.4.3 PLL
        4. 6.10.4.4 模块和外设时钟频率
      5. 6.10.5 外设
        1. 6.10.5.1  ATL
          1. 6.10.5.1.1 ATL_PCLK 时序要求
          2. 6.10.5.1.2 ‌ATL_AWS[x] 时序要求
          3. 6.10.5.1.3 ‌ATL_BWS[x] 时序要求
          4. 6.10.5.1.4 ‌ATCLK[x] 开关特性
        2. 6.10.5.2  CPSW2G
          1. 6.10.5.2.1 CPSW2G MDIO 接口时序
          2. 6.10.5.2.2 CPSW2G RMII 时序
            1. 6.10.5.2.2.1 CPSW2G RMII[x]_REF_CLK 时序要求 - RMII 模式
            2. 6.10.5.2.2.2 CPSW2G RMII[x]_RXD[1:0]、RMII[x]_CRS_DV 和 RMII[x]_RX_ER 时序要求 - RMII 模式
            3. 6.10.5.2.2.3 CPSW2G RMII[x]_TXD[1:0] 和 RMII[x]_TX_EN 开关特性 - RMII 模式
          3. 6.10.5.2.3 CPSW2G RGMII 时序
            1. 6.10.5.2.3.1 RGMII[x]_RXC 时序要求 - RGMII 模式
            2. 6.10.5.2.3.2 RGMII[x]_RD[3:0] 和 RGMII[x]_RCTL 的 CPSW2G 时序要求 - RGMII 模式
            3. 6.10.5.2.3.3 CPSW2G RGMII[x]_TXC 开关特性 - RGMII 模式
            4. 6.10.5.2.3.4 RGMII[x]_TD[3:0] 和 RGMII[x]_TX_CTL 开关特性 - RGMII 模式
        3. 6.10.5.3  CSI-2
        4. 6.10.5.4  DDRSS
        5. 6.10.5.5  DSS
        6. 6.10.5.6  eCAP
          1. 6.10.5.6.1 eCAP 的时序要求
          2. 6.10.5.6.2 eCAP 的开关特性
        7. 6.10.5.7  EPWM
          1. 6.10.5.7.1 eHRPWM 的时序要求
          2. 6.10.5.7.2 eHRPWM 的开关特性
        8. 6.10.5.8  eQEP
          1. 6.10.5.8.1 eQEP 的时序要求
          2. 6.10.5.8.2 eQEP 的开关特性
        9. 6.10.5.9  GPIO
          1. 6.10.5.9.1 GPIO 时序要求
          2. 6.10.5.9.2 GPIO 开关特性
        10. 6.10.5.10 GPMC
          1. 6.10.5.10.1 GPMC 和 NOR 闪存 - 同步模式
            1. 6.10.5.10.1.1 GPMC 和 NOR 闪存时序要求 - 同步模式
            2. 6.10.5.10.1.2 GPMC 和 NOR 闪存开关特性 - 同步模式
          2. 6.10.5.10.2 GPMC 和 NOR 闪存 - 异步模式
            1. 6.10.5.10.2.1 GPMC 和 NOR 闪存时序要求 - 异步模式
            2. 6.10.5.10.2.2 GPMC 和 NOR 闪存开关特性 - 异步模式
          3. 6.10.5.10.3 GPMC 和 NAND 闪存 - 异步模式
            1. 6.10.5.10.3.1 GPMC 和 NAND 闪存时序要求 - 异步模式
            2. 6.10.5.10.3.2 GPMC 和 NAND 闪存开关特性 - 异步模式
          4. 6.10.5.10.4 GPMC0 IOSET
        11. 6.10.5.11 HyperBus
          1. 6.10.5.11.1 HyperBus 的时序要求
          2. 6.10.5.11.2 HyperBus 166MHz 开关特性
          3. 6.10.5.11.3 HyperBus 100MHz 开关特性
        12. 6.10.5.12 I2C
        13. 6.10.5.13 I3C
        14. 6.10.5.14 MCAN
        15. 6.10.5.15 MCASP
        16. 6.10.5.16 MCSPI
          1. 6.10.5.16.1 MCSPI - 控制器模式
          2. 6.10.5.16.2 MCSPI - 外设模式
        17. 6.10.5.17 MMCSD
          1. 6.10.5.17.1 MMC0 - eMMC 接口
            1. 6.10.5.17.1.1 旧 SDR 模式
            2. 6.10.5.17.1.2 高速 SDR 模式
            3. 6.10.5.17.1.3 高速 DDR 模式
            4. 6.10.5.17.1.4 HS200 模式
            5. 6.10.5.17.1.5 HS400 模式
          2. 6.10.5.17.2 MMC1 - SD/SDIO 接口
            1. 6.10.5.17.2.1 默认速度模式
            2. 6.10.5.17.2.2 高速模式
            3. 6.10.5.17.2.3 UHS-I SDR12 模式
            4. 6.10.5.17.2.4 UHS-I SDR25 模式
            5. 6.10.5.17.2.5 UHS-I SDR50 模式
            6. 6.10.5.17.2.6 UHS-I DDR50 模式
            7. 6.10.5.17.2.7 UHS-I SDR104 模式
        18. 6.10.5.18 CPTS
          1. 6.10.5.18.1 CPTS 时序要求
          2. 6.10.5.18.2 CPTS 开关特性
        19. 6.10.5.19 OSPI
          1. 6.10.5.19.1 OSPI0/1 PHY 模式
            1. 6.10.5.19.1.1 具有 PHY 数据训练的 OSPI0/1
            2. 6.10.5.19.1.2 无数据训练的 OSPI
              1. 6.10.5.19.1.2.1 OSPI 时序要求 - SDR 模式
              2. 6.10.5.19.1.2.2 OSPI 开关特性 - SDR 模式
              3. 6.10.5.19.1.2.3 OSPI 时序要求 - DDR 模式
              4. 6.10.5.19.1.2.4 OSPI 开关特性 - PHY DDR 模式
          2. 6.10.5.19.2 OSPI0/1 Tap 模式
            1. 6.10.5.19.2.1 OSPI0 Tap SDR 时序
            2. 6.10.5.19.2.2 OSPI0 Tap DDR 时序
        20. 6.10.5.20 OLDI
          1. 6.10.5.20.1 OLDI 开关特性
        21. 6.10.5.21 PCIE
        22. 6.10.5.22 计时器
          1. 6.10.5.22.1 计时器的时序要求
          2. 6.10.5.22.2 计时器的开关特性
        23. 6.10.5.23 UART
          1. 6.10.5.23.1 UART 的时序要求
          2. 6.10.5.23.2 UART 开关特性
        24. 6.10.5.24 USB
      6. 6.10.6 仿真和调试
        1. 6.10.6.1 迹线
        2. 6.10.6.2 JTAG
          1. 6.10.6.2.1 JTAG 电气数据和时序
            1. 6.10.6.2.1.1 JTAG 时序要求
            2. 6.10.6.2.1.2 JTAG 开关特性
  8. 应用、实施和布局
    1. 7.1 器件连接和布局基本准则
      1. 7.1.1 电源去耦和大容量电容
        1. 7.1.1.1 配电网络实施指南
      2. 7.1.2 外部振荡器
      3. 7.1.3 JTAG 和 EMU
      4. 7.1.4 复位
      5. 7.1.5 未使用的引脚
      6. 7.1.6 JacintoTM 7 器件硬件设计指南
    2. 7.2 外设和接口的相关设计信息
      1. 7.2.1 LPDDR4 电路板设计和布局布线指南
      2. 7.2.2 OSPI 和 QSPI 电路板设计和布局指南
        1. 7.2.2.1 无环回和内部焊盘环回
        2. 7.2.2.2 外部电路板环回
        3. 7.2.2.3 DQS(仅适用于八路闪存器件)
      3. 7.2.3 USB VBUS 设计指南
      4. 7.2.4 使用 VMON/POK 的系统电源监测设计指南
      5. 7.2.5 高速差分信号布线指南
      6. 7.2.6 散热解决方案指导
  9. 器件和文档支持
    1. 8.1 器件命名规则
      1. 8.1.1 标准封装编号法
      2. 8.1.2 器件命名约定
    2. 8.2 工具与软件
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息
    1. 10.1 封装信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • AND|1063
散热焊盘机械数据 (封装 | 引脚)
订购信息

表 5-117 电源信号说明
信号名称 [1] 引脚类型 [2] 说明 [3] AND 引脚 [4]
CAP_VDDS0 (1) CAP 外部电容器连接 T27
CAP_VDDS0_MCU (1) CAP 外部电容器连接 J25
CAP_VDDS1_MCU (1) CAP 外部电容器连接 J23
CAP_VDDS2 (1) CAP 外部电容器连接 P27
CAP_VDDS2_MCU (1) CAP 外部电容器连接 J24
CAP_VDDS5 (1) CAP 外部电容器连接 M27
VDDAR_CORE PWR 内核 RAM 电源 AA22AD13AD16AD19AE26AE9P23Y25
VDDAR_CPU PWR CPU RAM 电源 AA14AA16AA18AC10K19L21P13R18U12U19V17V9Y11
VDDAR_MCU PWR MCU RAM 电源 K25L22
VDDA_0P8_DSITX PWR 用于 DSITX 的模拟电源 AG22
VDDA_0P8_DSITX_C PWR DSITX 时钟电源 AG23
VDDA_0P8_UFS PWR UFS 0.8V 电源 AF9
VDDA_0P8_USB PWR USB 0.8V 电源 AG17
VDDA_0P8_CSIRX2 PWR 用于 CSIRX 的模拟电源 AG26
VDDA_0P8_CSIRX0_1 PWR 用于 CSIRX 的模拟电源 AG24
VDDA_0P8_DLL_MMC0 PWR MMC DLL 模拟电源 AD7
VDDA_0P8_PLL_DDR0 PWR DDR 去偏移 PLL 模拟电源 P8
VDDA_0P8_PLL_DDR1 PWR DDR 去偏移 PLL 模拟电源 J11
VDDA_0P8_SERDES4 PWR 串行器/解串器 0.8V 电源 AG15AG16
VDDA_0P8_SERDES0_1 PWR 串行器/解串器 0.8V 电源 AF12AG10AG13
VDDA_0P8_SERDES_C4 PWR 串行器/解串器 0.8V 时钟电源 AE15AF16
VDDA_0P8_SERDES_C0_1 PWR 串行器/解串器 0.8V 时钟电源 AF10AF13
VDDA_1P8_DSITX PWR 用于 DSITX 的模拟电源 AF22AF23
VDDA_1P8_UFS PWR UFS 1.8V 电源 AG8
VDDA_1P8_USB PWR USB 1.8V 电源 AH19
VDDA_1P8_CSIRX2 PWR 用于 CSIRX 的模拟电源 AF27AG27
VDDA_1P8_CSIRX0_1 PWR 用于 CSIRX 的模拟电源 AF25AF26
VDDA_1P8_SERDES4 PWR 串行器/解串器 1.8V 电源 AF15
VDDA_1P8_SERDES0_1 PWR 串行器/解串器 1.8V 电源 AG11AG12
VDDA_1P8_SERDES2_4 PWR 串行器/解串器 1.8V 电源 AG21
VDDA_3P3_USB PWR USB 3.3V 电源 AF17
VDDA_ADC0 PWR ADC0 模拟电源 J28
VDDA_ADC1 PWR ADC1 模拟电源 K28
VDDA_MCU_PLLGRP0 PWR MCU PLL 组 0 的模拟电源 K26
VDDA_MCU_TEMP PWR MCU 温度传感器的模拟电源 K24
VDDA_OSC1 PWR HFOSC1 电源 L27
VDDA_PLLGRP0 PWR MAIN PLL 组 0 的模拟电源 W25
VDDA_PLLGRP1 PWR MAIN PLL 组 1 的模拟电源 V25
VDDA_PLLGRP2 PWR MAIN PLL 组 2 的模拟电源 AE11
VDDA_PLLGRP5 PWR MAIN PLL 组 5 的模拟电源 T12
VDDA_PLLGRP6 PWR MAIN PLL 组 6 的模拟电源 N19
VDDA_PLLGRP7 PWR MAIN PLL 组 7 的模拟电源 M10
VDDA_PLLGRP8 PWR MAIN PLL 组 8 的模拟电源 K13
VDDA_PLLGRP9 PWR MAIN PLL 组 9 的模拟电源 V24
VDDA_PLLGRP10 PWR MAIN PLL 组 10 的模拟电源 AD20
VDDA_PLLGRP12 PWR MAIN PLL 组 12 的模拟电源 W21
VDDA_PLLGRP13 PWR MAIN PLL 组 13 的模拟电源 Y24
VDDA_POR_WKUP PWR WKUP 域模拟电源 L26
VDDA_TEMP0 PWR 温度传感器 0 的模拟电源 V26
VDDA_TEMP1 PWR 温度传感器 1 的模拟电源 K10
VDDA_TEMP2 PWR 温度传感器 2 的模拟电源 U21
VDDA_TEMP3 PWR 温度传感器 3 的模拟电源 AC11
VDDA_TEMP4 PWR 温度传感器 4 的模拟电源 AB16
VDDA_WKUP PWR WKUP 域的振荡器电源 J27
VDDSHV0 PWR IO 电源 T28
VDDSHV0_MCU PWR IO 电源 H27
VDDSHV1_MCU PWR IO 电源 G22H23
VDDSHV2 PWR IO 电源 N28P28
VDDSHV2_MCU PWR IO 电源 G24H25
VDDSHV5 PWR IO 电源 N27
VDDS_DDR PWR DDR PHY IO 电源 A2AH1G10G12G14G16G18H11H13H15H17H9J10J14J16J8K7L8M7P7R8
VDDS_DDR_C0 PWR DDR 时钟的 IO 电源 N8
VDDS_DDR_C1 PWR DDR 时钟的 IO 电源 J12
VDDS_MMC0 PWR MMC0 PHY IO 电源 AE8AF7
VDD_CORE PWR MAIN 域内核电源 AA24AA26AA28AB23AB25AB27AC22AC24AC26AC28AD11AD15AD17AD21AD23AD25AD27AE10AE12AE14AE16AE18AE20AE22AE24AE28AF19K11K15K17K9L10L12L14L16M11M13M15M17M9N10N12N14N16N22N24N26P11P25P9R10R22R24R26T23T25U22U24U26U28V23V27W22W24W26W28Y23Y27
VDD_CPU PWR CPU 内核电源 AA10AA12AA20AA8AB11AB13AB15AB17AB19AB21AB9AC12AC14AC16AC18AC20AC8AD9H19H21J18J20L18L20M19N18N20P15P17P19P21R12R20T11T17T19T21T9U10U18U20U8V11V19V21W10W12W18W20W8Y17Y19Y21Y9
VDD_MCU PWR MCU 内核电源 J22K21K23L24M21M23M25
VDD_MCU_WAKE1 PWR MCU 菊花链的内核电源 J26
VDD_WAKE0 PWR MAIN 域菊花链的内核电源 R27
VSS GND 接地 A1A23A25A27A29A31A4A7AA11AA13AA15AA17AA19AA2AA21AA23AA25AA27AA29AA31AA33AA5AA9AB1AB10AB12AB14AB18AB20AB22AB24AB26AB28AB30AB32AB4AB8AC13AC15AC17AC19AC2AC21AC23AC25AC27AC5AC9AD10AD12AD14AD18AD22AD24AD26AD28AD29AD3AD31AD33AD6AD8AE1AE13AE17AE19AE21AE23AE25AE27AE30AE32AE4AE7AF11AF14AF18AF2AF20AF21AF24AF28AF5AF8AG14AG18AG20AG25AG28AG29AG3AG31AG33AG6AG9AH12AH15AH18AH21AH24AH26AH28AH30AH5AJ11AJ14AJ17AJ20AJ23AJ26AJ29AJ32AJ6AJ8AK10AK13AK16AK19AK22AK25AK28AK31AK4AK7AL12AL15AL18AL21AL24AL27AL3AL30AL33AL6AL9AM11AM14AM17AM2AM20AM23AM26AM29AM32AM33AM5AM8AN1AN10AN13AN16
VSS(续) GND 接地 AN19AN22AN25AN28AN31AN32AN4AN7B22B24B26B28B3B30B32B6C11C13C15C17C2C21C23C25C27C29C31C33C5D1D26D28D30D32D4D7E23E25E27E29E3E31E6E8F14F16F18F2F20F22F24F5F7G1G11G13G15G17G19G21G23G25G27G4G9H10H12H14H16H18H2H20H22H24H26H28H5H8J1J13J15J17J19J21J6J7J9K12K14K16K18K2K20K22K27K29K5K8L11L13L15L17L19L23L3L6L7L9M1M12M14M16M18M20M22M24M28M4M8N11N13N15N17N2N21N23N25N29N5N7N9P10P12P14P16P18P20P22P24P26P3R11R17R19R21R23R25R28R3R6
VSS(续) GND 接地 R9T10T18T2T20T22T24T26T5T8U1U11U17U23U25U27U29U33U4U7U9V10V12V18V20V22V28V3V6V8W11W17W19W2W23W27W29W5W9Y1Y10Y12Y18Y20Y22Y26Y28Y6Y8
该引脚必须始终通过 1μF ±10% 电容器连接至 VSS。