ZHCS328D February 2013 – January 2025 TAS2505
PRODUCTION DATA
TAS2505 可通过多种选项为 DAC 部分以及接口和其他控制块生成时钟。DAC 的时钟需要一个源基准时钟。该时钟可以在各种器件引脚上提供,如 MCLK、BCLK 或 GPIO 引脚。通过编程页 0 寄存器 4 位 D1–D0 上的 CODEC_CLKIN 值,可以选择编解码器的源基准时钟。然后,CODEC_CLKIN 可通过 TAS2505 应用参考指南 中的图 2 至 7 所示的高度灵活的时钟分频器进行路由,以生成 DAC 和“数字效果”部分(也位于 TAS2505 应用参考指南 (SLAU472))所需的各种时钟。如果无法通过 MCLK、BCLK 或 GPIO 上的基准时钟生成所需的音频时钟,TAS2505 还提供了使用片上 PLL(支持各种分数倍乘值)来生成所需时钟的选项。从 CODEC_CLKIN 开始,TAS2505 提供了多个可编程时钟分频器,可以为“数字效果”部分的 DAC 和时钟实现各种采样速率。
更多详细信息请见 TAS2505 应用参考指南 (SLAU472)。