ZHCSPM6A December   2023  – November 2024 TAC5142

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求:TDM、I2S 或 LJ 接口
    7. 6.7 开关特性:TDM、I2S 或 LJ 接口
    8. 6.8 时序图
    9. 6.9 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 硬件控制
      2. 7.3.2 音频串行接口
        1. 7.3.2.1 时分多路复用 (TDM) 音频接口
        2. 7.3.2.2 IC 间音频 (I2S) 接口
        3. 7.3.2.3 左对齐 (LJ) 接口
      3. 7.3.3 锁相环 (PLL) 和时钟生成
      4. 7.3.4 模拟输入和输出配置
      5. 7.3.5 基准电压
      6. 7.3.6 集成麦克风偏置
      7. 7.3.7 ADC 信号链
        1. 7.3.7.1 数字高通滤波器
        2. 7.3.7.2 可配置数字抽取滤波器
          1. 7.3.7.2.1 线性相位滤波器
            1. 7.3.7.2.1.1 采样速率:8kHz 或 7.35kHz
            2. 7.3.7.2.1.2 采样速率:16kHz 或 14.7kHz
            3. 7.3.7.2.1.3 采样速率:24kHz 或 22.05kHz
            4. 7.3.7.2.1.4 采样速率:32kHz 或 29.4kHz
            5. 7.3.7.2.1.5 采样速率:48kHz 或 44.1kHz
            6. 7.3.7.2.1.6 采样速率:96kHz 或 88.2kHz
            7. 7.3.7.2.1.7 采样速率:192kHz 或 176.4kHz
          2. 7.3.7.2.2 低延迟滤波器
            1. 7.3.7.2.2.1 采样速率:24kHz 或 22.05kHz
            2. 7.3.7.2.2.2 采样速率:32kHz 或 29.4kHz
            3. 7.3.7.2.2.3 采样速率:48kHz 或 44.1kHz
            4. 7.3.7.2.2.4 采样速率:96kHz 或 88.2kHz
            5. 7.3.7.2.2.5 采样速率:192kHz 或 176.4kHz
      8. 7.3.8 DAC 信号链
        1. 7.3.8.1 数字内插滤波器
          1. 7.3.8.1.1 线性相位滤波器
            1. 7.3.8.1.1.1 采样速率:8kHz 或 7.35kHz
            2. 7.3.8.1.1.2 采样速率:16kHz 或 14.7kHz
            3. 7.3.8.1.1.3 采样速率:24kHz 或 22.05kHz
            4. 7.3.8.1.1.4 采样速率:32kHz 或 29.4kHz
            5. 7.3.8.1.1.5 采样速率:48kHz 或 44.1kHz
            6. 7.3.8.1.1.6 采样速率:96kHz 或 88.2kHz
            7. 7.3.8.1.1.7 采样速率:192kHz 或 176.4kHz
          2. 7.3.8.1.2 低延迟滤波器
            1. 7.3.8.1.2.1 采样速率:24kHz 或 22.05kHz
            2. 7.3.8.1.2.2 采样速率:32kHz 或 29.4kHz
            3. 7.3.8.1.2.3 采样速率:48kHz 或 44.1kHz
            4. 7.3.8.1.2.4 采样速率:96kHz 或 88.2kHz
            5. 7.3.8.1.2.5 采样速率:192kHz 或 176.4kHz
    4. 7.4 器件功能模式
      1. 7.4.1 工作模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 应用
      2. 8.2.2 设计要求
      3. 8.2.3 详细设计过程
      4. 8.2.4 应用性能曲线图
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

TAC5142 带有外露散热焊盘和转角引脚的 24 引脚 QFN 封装,顶视图图 5-1 带有外露散热焊盘和转角引脚的 24 引脚 QFN 封装,顶视图
表 5-1 引脚功能
引脚 类型 说明
名称 编号
VSS A1 接地 接地引脚。直接短接至电路板接地层。
DREG 1 数字电源 数字电源的数字片上稳压器输出电压(标称值为 1.55V)
BCLK 2 数字 I/O 音频串行数据接口总线位时钟
FSYNC 3 数字 I/O 音频串行数据接口总线帧同步信号
DOUT 4 数字输出 音频串行数据接口总线输出
DIN 5 数字输入 音频串行数据接口总线输入
IOVDD 6 数字电源 数字 I/O 电源(标称值为 1.8V 或 3.3V)
VSS A2 接地 接地引脚。直接短接至电路板接地层。
MD1 7 数字输入 控制器模式:帧速率和 BCLK 频率选择
目标模式:AVDD 电源、字长和抽取/内插滤波器类型选择
MD2 8 数字输入 控制器模式:帧速率和 BCLK 频率选择
目标模式:AVDD 电源、字长和抽取/内插滤波器类型选择
MD3 9 数字输入 控制器模式:控制器时钟输入
TDM 目标模式:数据时隙选择
I2S/LJ 目标模式:ADC 的数字 HPF 截止频率和输入电容器快速充电设置
MD4 10 数字输入 ADC/DAC 输入/输出配置选择
GPO 11 数字输出 中断输出(锁存)
MD5 12 数字输入 ADC/DAC 输入/输出配置选择
VSS A3 接地 接地引脚。直接短接至电路板接地层。
MD0 13 模拟输入 用于控制器/目标模式和 I2S/TDM/LJ 模式选择的多级模拟输入
MICBIAS 14 模拟 麦克风偏置输出
IN1P 15 模拟输入 模拟输入 1P 引脚
IN1M 16 模拟输入 模拟输入 1M 引脚
IN2P 17 模拟输入 模拟输入 2P 引脚
IN2M 18 模拟输入 模拟输入 2M 引脚
VSS A4 接地 接地引脚。直接短接至电路板接地层。
OUT1M 19 模拟输出 模拟输出 1M 引脚
OUT1P 20 模拟输出 模拟输出 1P 引脚
OUT2P 21 模拟输出 模拟输出 2P 引脚
OUT2M 22 模拟输出 模拟输出 2M 引脚
AVDD 23 模拟电源 模拟电源(标称值为 1.8V 或 3.3V)
VREF 24 模拟 模拟基准电压滤波器输出
VSS 散热焊盘 接地

散热焊盘短接至内部器件接地。直接短接至电路板接地层。