ZHCSPM6A December   2023  – November 2024 TAC5142

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较表
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求:TDM、I2S 或 LJ 接口
    7. 6.7 开关特性:TDM、I2S 或 LJ 接口
    8. 6.8 时序图
    9. 6.9 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 硬件控制
      2. 7.3.2 音频串行接口
        1. 7.3.2.1 时分多路复用 (TDM) 音频接口
        2. 7.3.2.2 IC 间音频 (I2S) 接口
        3. 7.3.2.3 左对齐 (LJ) 接口
      3. 7.3.3 锁相环 (PLL) 和时钟生成
      4. 7.3.4 模拟输入和输出配置
      5. 7.3.5 基准电压
      6. 7.3.6 集成麦克风偏置
      7. 7.3.7 ADC 信号链
        1. 7.3.7.1 数字高通滤波器
        2. 7.3.7.2 可配置数字抽取滤波器
          1. 7.3.7.2.1 线性相位滤波器
            1. 7.3.7.2.1.1 采样速率:8kHz 或 7.35kHz
            2. 7.3.7.2.1.2 采样速率:16kHz 或 14.7kHz
            3. 7.3.7.2.1.3 采样速率:24kHz 或 22.05kHz
            4. 7.3.7.2.1.4 采样速率:32kHz 或 29.4kHz
            5. 7.3.7.2.1.5 采样速率:48kHz 或 44.1kHz
            6. 7.3.7.2.1.6 采样速率:96kHz 或 88.2kHz
            7. 7.3.7.2.1.7 采样速率:192kHz 或 176.4kHz
          2. 7.3.7.2.2 低延迟滤波器
            1. 7.3.7.2.2.1 采样速率:24kHz 或 22.05kHz
            2. 7.3.7.2.2.2 采样速率:32kHz 或 29.4kHz
            3. 7.3.7.2.2.3 采样速率:48kHz 或 44.1kHz
            4. 7.3.7.2.2.4 采样速率:96kHz 或 88.2kHz
            5. 7.3.7.2.2.5 采样速率:192kHz 或 176.4kHz
      8. 7.3.8 DAC 信号链
        1. 7.3.8.1 数字内插滤波器
          1. 7.3.8.1.1 线性相位滤波器
            1. 7.3.8.1.1.1 采样速率:8kHz 或 7.35kHz
            2. 7.3.8.1.1.2 采样速率:16kHz 或 14.7kHz
            3. 7.3.8.1.1.3 采样速率:24kHz 或 22.05kHz
            4. 7.3.8.1.1.4 采样速率:32kHz 或 29.4kHz
            5. 7.3.8.1.1.5 采样速率:48kHz 或 44.1kHz
            6. 7.3.8.1.1.6 采样速率:96kHz 或 88.2kHz
            7. 7.3.8.1.1.7 采样速率:192kHz 或 176.4kHz
          2. 7.3.8.1.2 低延迟滤波器
            1. 7.3.8.1.2.1 采样速率:24kHz 或 22.05kHz
            2. 7.3.8.1.2.2 采样速率:32kHz 或 29.4kHz
            3. 7.3.8.1.2.3 采样速率:48kHz 或 44.1kHz
            4. 7.3.8.1.2.4 采样速率:96kHz 或 88.2kHz
            5. 7.3.8.1.2.5 采样速率:192kHz 或 176.4kHz
    4. 7.4 器件功能模式
      1. 7.4.1 工作模式
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 应用
      2. 8.2.2 设计要求
      3. 8.2.3 详细设计过程
      4. 8.2.4 应用性能曲线图
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
      1. 9.1.1 相关文档
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

ADC 信号链

TAC5142 ADC 信号链由超低噪声、高性能、低功耗模拟块以及可配置的数字处理块组成。图 7-13 展示了 TAC5142 的概念方框图,突出显示了记录路径信号链的关键元件。

TAC5142 ADC 信号链处理流程图图 7-13 ADC 信号链处理流程图

高性能和灵活性与紧凑的封装相结合,使得该器件非常适合需要多通道音频采集的各种终端设备和应用。ADC 架构具有固有的抗混叠滤波功能,能够很好地抑制多个调制器频率分量附近的带外频率噪声。因此,该器件可在 ADC 采样期间防止噪声混叠到音频频带中。此外,在信号链中,集成的高性能多级数字抽取滤波器会通过高阻带衰减来大幅削减任何带外频率噪声,随后是高通滤波器 (HPF),其截止频率可进一步配置。TAC5142 在控制器和目标工作模式下均支持高达 192kHz 的采样速率。