ZHCSXB7 November   2024 TAA3020

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1  绝对最大额定值
    2. 5.2  ESD 等级
    3. 5.3  建议运行条件
    4. 5.4  热性能信息
    5. 5.5  电气特性
    6. 5.6  时序要求:I2C 接口
    7. 5.7  开关特性:I2C 接口
    8. 5.8  时序要求:TDM、I2S 或 LJ 接口
    9. 5.9  开关特性:TDM、I2S 或 LJ 接口
    10. 5.10 时序要求:PDM 数字麦克风接口
    11. 5.11 开关特性:PDM 数字麦克风接口
    12. 5.12 时序图
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  串行接口
        1. 6.3.1.1 控制串行接口
        2. 6.3.1.2 音频串行接口
          1. 6.3.1.2.1 时分多路复用 (TDM) 音频接口
          2. 6.3.1.2.2 IC 间音频 (I2S) 接口
          3. 6.3.1.2.3 左对齐 (LJ) 接口
        3. 6.3.1.3 通过共享总线使用多个器件
      2. 6.3.2  锁相环 (PLL) 和时钟生成
      3. 6.3.3  输入通道配置
      4. 6.3.4  基准电压
      5. 6.3.5  可编程麦克风偏置
      6. 6.3.6  信号链处理
        1. 6.3.6.1 可编程通道增益和数字音量控制
        2. 6.3.6.2 可编程通道增益校准
        3. 6.3.6.3 可编程通道相位校准
        4. 6.3.6.4 可编程数字高通滤波器
        5. 6.3.6.5 可编程数字双二阶滤波器
        6. 6.3.6.6 可编程通道加法器和数字混频器
        7. 6.3.6.7 可配置数字抽取滤波器
          1. 6.3.6.7.1 线性相位滤波器
            1. 6.3.6.7.1.1 采样速率:7.35kHz 至 8kHz
            2. 6.3.6.7.1.2 采样速率:14.7kHz 至 16kHz
            3. 6.3.6.7.1.3 采样速率:22.05kHz 至 24kHz
            4. 6.3.6.7.1.4 采样速率:29.4kHz 至 32kHz
            5. 6.3.6.7.1.5 采样速率:44.1kHz 至 48kHz
            6. 6.3.6.7.1.6 采样速率:88.2kHz 至 96kHz
            7. 6.3.6.7.1.7 采样速率:176.4kHz 至 192kHz
            8. 6.3.6.7.1.8 采样速率:352.8kHz 至 384kHz
            9. 6.3.6.7.1.9 采样速率:705.6kHz 至 768kHz
          2. 6.3.6.7.2 低延迟滤波器
            1. 6.3.6.7.2.1 采样速率:14.7kHz 至 16kHz
            2. 6.3.6.7.2.2 采样速率:22.05kHz 至 24kHz
            3. 6.3.6.7.2.3 采样速率:29.4kHz 至 32kHz
            4. 6.3.6.7.2.4 采样速率:44.1kHz 至 48kHz
            5. 6.3.6.7.2.5 采样速率:88.2kHz 至 96kHz
            6. 6.3.6.7.2.6 采样速率:176.4kHz 至 192kHz
          3. 6.3.6.7.3 超低延迟滤波器
            1. 6.3.6.7.3.1 采样速率:14.7kHz 至 16kHz
            2. 6.3.6.7.3.2 采样速率:22.05kHz 至 24kHz
            3. 6.3.6.7.3.3 采样速率:29.4kHz 至 32kHz
            4. 6.3.6.7.3.4 采样速率:44.1kHz 至 48kHz
            5. 6.3.6.7.3.5 采样速率:88.2kHz 至 96kHz
            6. 6.3.6.7.3.6 采样速率:176.4kHz 至 192kHz
            7. 6.3.6.7.3.7 采样速率:352.8kHz 至 384kHz
      7. 6.3.7  自动增益控制器 (AGC)
      8. 6.3.8  语音活动检测 (VAD)
      9. 6.3.9  数字 PDM 麦克风录音通道
      10. 6.3.10 中断、状态和数字 I/O 引脚多路复用
    4. 6.4 器件功能模式
      1. 6.4.1 睡眠模式或软件关断
      2. 6.4.2 工作模式
      3. 6.4.3 软件复位
    5. 6.5 编程
      1. 6.5.1 控制串行接口
        1. 6.5.1.1 I2C 控制接口
          1. 6.5.1.1.1 常规 I2C 运行
            1. 6.5.1.1.1.1 I2C 单字节和多字节传输
              1. 6.5.1.1.1.1.1 I2C 单字节写入
              2. 6.5.1.1.1.1.2 I2C 多字节写入
              3. 6.5.1.1.1.1.3 I2C 单字节读取
              4. 6.5.1.1.1.1.4 I2C 多字节读取
  8. 寄存器映射
    1. 7.1 器件配置寄存器
    2. 7.2 Page_0 寄存器
    3. 7.3 Page_1 寄存器
    4. 7.4 可编程系数寄存器
      1. 7.4.1 可编程系数寄存器:第 2 页
      2. 7.4.2 可编程系数寄存器:第 3 页
      3. 7.4.3 可编程系数寄存器:第 4 页
  9. 应用和实施
    1. 8.1 应用信息
    2. 8.2 典型应用
      1. 8.2.1 双通道模拟麦克风录音
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计过程
          1. 8.2.1.2.1 EVM 设置的器件寄存器配置脚本示例
      2. 8.2.2 四通道数字 PDM 麦克风录音
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
          1. 8.2.2.2.1 EVM 设置的器件寄存器配置脚本示例
    3. 8.3 应做事项和禁止事项
    4. 8.4 电源相关建议
    5. 8.5 布局
      1. 8.5.1 布局指南
      2. 8.5.2 布局示例
  10. 器件和文档支持
    1. 9.1 文档支持
    2. 9.2 接收文档更新通知
    3. 9.3 支持资源
    4. 9.4 商标
    5. 9.5 静电放电警告
    6. 9.6 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 封装选项附录
    2. 11.2 卷带包装信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

Page_1 寄存器

表 7-57 列出了 Page_1 寄存器的存储器映射寄存器。表 7-57 中未列出的所有寄存器偏移地址都应视为保留的位置,并且不应修改寄存器内容。

表 7-57 PAGE_1 寄存器
地址首字母缩写词寄存器名称复位值部分
0x0PAGE_CFG器件页寄存器0x00节 7.3.1
0x1EVAD_CFG1语音活动检测配置寄存器 10x20节 7.3.2
0x1FVAD_CFG2语音活动检测配置寄存器 20x08节 7.3.3

7.3.1 PAGE_CFG 寄存器(地址 = 0x0)[复位 = 0x00]

表 7-58 展示了 PAGE_CFG。

返回到汇总表

器件存储器映射分为多个页面。该寄存器设置页。

表 7-58 PAGE_CFG 寄存器字段说明
字段类型复位说明
7-0PAGE[7:0]R/W00000000b这些位设置器件页。
0d = 第 0 页
1d = 第 1 页
2d 至 254d = 第 2 页至第 254 页
255d = 第 255 页

7.3.2 VAD_CFG1 寄存器(地址 = 0x1E)[复位 = 0x20]

表 7-59 展示了 VAD_CFG1。

返回到汇总表

此寄存器是用于语音活动检测的配置寄存器 1。

表 7-59 VAD_CFG1 寄存器字段说明
字段类型复位说明
7-6VAD_MODE[1:0]R/W00b自动 ADC 上电/断电配置选择。
0d = 用户启动的 ADC 上电和 ADC 断电
1d = 基于 VAD 中断的 ADC 上电和 ADC 断电
2d = 基于 VAD 中断的 ADC 上电,但用户启动的 ADC 断电
3d = 用户启动的 ADC 上电,但基于 VAD 中断的 ADC 断电
5-4VAD_CH_SEL[1:0]R/W10bVAD 通道选择。
0d = 在通道 1 上监控 VAD 活动
1d = 在通道 2 上监控 VAD 活动
2d = 在通道 3 上监控 VAD 活动
3d = 在通道 4 上监控 VAD 活动
3-2VAD_CLK_CFG[1:0]R/W00bVAD 的时钟选择
0d = 使用内部振荡器时钟的 VAD 处理
1d = 使用 BCLK 输入上的外部时钟的 VAD 处理
2d = 使用 MCLK 输入上的外部时钟的 VAD 处理
3d = 基于页面 0 中的 MST_CFG、CLK_SRC 和 CLKGEN_CFG 寄存器的自定义时钟配置
1-0VAD_EXT_CLK_CFG[1:0]R/W00b使用外部时钟的 VAD 时钟配置。
0d = 外部时钟为 3.072MHz
1d = 外部时钟为 6.144MHz
2d = 外部时钟为 12.288MHz
3d = 外部时钟为 18.432MHz

7.3.3 VAD_CFG2 寄存器(地址 = 0x1F)[复位 = 0x08]

表 7-60 展示了 VAD_CFG2。

返回到汇总表

此寄存器是用于语音活动检测的配置寄存器 2。

表 7-60 VAD_CFG2 寄存器字段说明
字段类型复位说明
7RESERVEDR0b保留位;仅写入复位值
6SDOUT_INT_CFGR/W0bSDOUT 中断配置。
0d = 未使 SDOUT 引脚支持中断功能
1d = 使 SDOUT 引脚在未记录通道数据期间支持中断输出
5RESERVEDR0b保留位;仅写入复位值
4RESERVEDR0b保留位;仅写入复位值
3VAD_PD_DET_ENR/W1b在 VAD 活动期间启用 ASI 输出数据。
0d = 在 ADC 记录期间不启用 VAD 处理
1d = 在 ADC 记录期间启用 VAD 处理,并按照配置生成 VAD 中断
2-0RESERVEDR0b保留位;仅写入复位值