ZHCSRR6C November   2023  – May 2024 LMKDB1108 , LMKDB1120 , LMKDB1204

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议工作条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 SMBus 时序要求
    7. 6.7 SBI 时序要求
    8. 6.8 时序图
    9. 6.9 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 输入特性
        1. 8.3.1.1 在器件断电时运行输入时钟
        2. 8.3.1.2 失效防护输入
        3. 8.3.1.3 输入配置
          1. 8.3.1.3.1 用于时钟输入的内部端接
          2. 8.3.1.3.2 交流耦合或直流耦合时钟输入
      2. 8.3.2 灵活的电源序列
        1. 8.3.2.1 PWRDN# 置为有效和置为无效
        2. 8.3.2.2 OE# 置为有效和置为无效
        3. 8.3.2.3 PWRGD 置为有效
        4. 8.3.2.4 器件电源关闭时的时钟输入和 PWRGD/PWRDN# 行为
      3. 8.3.3 LOS 和 OE
        1. 8.3.3.1 LMKDB1120 的附加 OE# 引脚和向后兼容性
        2. 8.3.3.2 同步 OE
        3. 8.3.3.3 OE 控制
        4. 8.3.3.4 自动输出禁用
        5. 8.3.3.5 LOS 检测
      4. 8.3.4 输出特性
        1. 8.3.4.1 双端接
        2. 8.3.4.2 可编程输出压摆率
        3. 8.3.4.3 可编程输出摆幅
        4. 8.3.4.4 准确的输出阻抗
        5. 8.3.4.5 可编程输出阻抗
    4. 8.4 器件功能模式
      1. 8.4.1 SMBus 模式
      2. 8.4.2 SBI 模式
      3. 8.4.3 引脚模式
  10. 寄存器映射
    1. 9.1 LMKDB1120 寄存器
    2. 9.2 LMKDB1108 寄存器
    3. 9.3 LMKDB1204 寄存器
  11. 10应用和实施
    1. 10.1 应用信息
    2. 10.2 典型应用
      1. 10.2.1 设计要求
      2. 10.2.2 详细设计过程
      3. 10.2.3 应用曲线
    3. 10.3 电源相关建议
    4. 10.4 布局
      1. 10.4.1 布局指南
      2. 10.4.2 布局示例
  12. 11器件和文档支持
    1. 11.1 文档支持
      1. 11.1.1 相关文档
    2. 11.2 接收文档更新通知
    3. 11.3 支持资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 术语表
  13. 12修订历史记录
  14. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

LMKDB11xx 是符合 DB2000QL 标准的时钟缓冲器,(分别)分配为第 1 代到第 6 代 PCIe 应用设计的 20 个 (LMKDB1120)、8 个 (LMKDB1108) LP-HCSL 时钟。LMKDB12xx 是符合 DB2000QL 标准的时钟多路复用器,可以从两个时钟输入源分配 4 个 (LMKDB1204) 和 2 个 (LMKDB1202) LP-HCSL 时钟输出。

这两款器件都具有超低附加抖动和超低传播延迟,可以为整个时钟路径提供足够的抖动余量,主要用于满足 PCIe 第 5 代和第 6 代缓冲器级联以及以太网扇出应用的要求。LMKDB11xx 和 LMKDB12xx 还支持 1.8V 和 3.3V 电源电压,旨在实现更出色的设计灵活性。

LMKDB11xx 和 LMKDB12xx 对所有输出具有单独的 OE 控制,从而提供了更大的设计灵活性。每个器件的每个输出还具有可编程的压摆率、可编程的输出振幅摆动和自动输出禁用功能。该器件支持 100Ω 或 85Ω LP-HCSL,通过节 4所示的器件型号来表示,其输出频率高达 400MHz。LMKDB12xx 器件使用 ZOUT_SEL 引脚选择 100Ω 或 85Ω LP-HCSL 输出阻抗。

LMKDB11xx 可同时使用引脚模式、SMBus 模式和边带接口 (SBI) 模式。LMKDB12xx 仅提供引脚模式和 SMBus 模式。LMKDB12xx 上的 vSMB_EN 引脚可用于选择引脚模式或 SMBus 模式。与 SMBUS 相比,SBI 以更快的速度(最高 25MHz)启用或禁用输出时钟。此外,由于 SBI 和 SMBus 可以同时运行,因此在加电后仍然可以使用 SMBus 来接管器件控制和回读状态。有关更多详细信息,请参阅节 8.4

有关器件引脚的详细说明,请参阅节 8,有关器件寄存器的更多详细信息,请参阅寄存器映射