LMKDB1102
技术文档
未找到结果。请清除搜索并重试。
查看全部 5 | 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
|---|---|---|---|---|---|---|
| * | 数据表 | LMKDB11xx PCIe 第 1 代至第 7 代超低抖动 LP-HCSL 时钟缓冲器系列 数据表 (Rev. E) | PDF | HTML | 英语版 (Rev.E) | PDF | HTML | 2025年 10月 7日 |
| 应用简报 | 利用 LMKDB11xx-FS 失效防护输出器件降低系统级 Flex I/O风险 | PDF | HTML | 英语版 | PDF | HTML | 2025年 10月 24日 | |
| EVM 用户指南 | LMKDB1x02 评估模块 | PDF | HTML | 英语版 | PDF | HTML | 2024年 12月 2日 | |
| 用户指南 | RC19XXX、9QXL2001X 与 LMKDB1XXX、CDCDB2000 直 接替换指南. | PDF | HTML | 英语版 | PDF | HTML | 2024年 7月 2日 | |
| 证书 | LMKDB1102EVM EU Declaration of Conformity (DoC) | 2024年 6月 13日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
评估板
LMKDB1102EVM — LMKDB1102 评估模块
LMKDB1102 评估模块 (EVM) 旨在提供快速设置,用于评估支持 PCIe 第 1 代到第 6 代的 LMKDB1102 LP-HCSL 缓冲器。该印刷电路板 (PCB) 包含多个跳线,可用于启用 LMKDB1102 的用户编程和设置。该 EVM 可灵活地对 LMKDB1102 器件进行合规性测试、系统原型设计和性能评估。
模拟工具
PSPICE-FOR-TI — PSpice® for TI 设计和仿真工具
PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
| 封装 | 引脚 | CAD 符号、封装和 3D 模型 |
|---|---|---|
| VQFN (REY) | 20 | Ultra Librarian |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。