ZHCSR43A December 2023 – February 2025 LMK5C33216A
PRODUCTION DATA
每个 APLL VCO 后分频器都支持一个可独立编程的分频器。
BAW APLL 有一个主 VCBO 后分频器,与一个可选 2 分频器配对。VCBO 后分频器时钟 div8(÷2 至 ÷8)或已配对的 div8 和 div2(÷10、÷12、÷14、÷16)可以分配给的五个输出组中的四个。如果系统用例需要从 BAW APLL 提供所有 5 个输出组和 16 个输出,则可以通过设置 VCBO 后分频器 = 1 来旁路掉 VCBO 后分频器,并对各个通道分频器进行编程以获得所需的输出频率。启用 VCBO 后分频器后,TI 建议禁用 OUT14/OUT15 输出组的 VCBO 后分频器输入,并从 APLL2 或 APLL1 提供 OUT14/OUT15 输出组。
APLL2 有一个 VCO 后分频器时钟(P1:÷2 至 ÷13)可分配给所有输出。
APLL1 有两个 VCO 后分频器。主 VCO 后分频器时钟(P1:÷2 至 ÷7)分配给 OUT0、OUT1、OUT2、OUT3、OUT14 和 OUT15。辅助 APLL1 VCO 后分频器时钟(P2:÷2 至 ÷7)分配给 OUT0 和 OUT1。