ZHCSR43 December 2023 LMK5C33216A
PRODUCTION DATA
XO 输入有一个粗略频率监控器可在将输入用于锁定 APLL 之前对输入进行验证。
当检测到输入频率在 9MHz 至 160MHz 范围内时(这是支持的 XO 输入频率范围),XO 频率检测器会清除 LOS_FDET_XO 标志。XO 频率监控器使用基于 RC 的检测器,因此无法精确确定 XO 输入时钟是否具有足够的频率稳定性。稳定的 XO 输入将确保在 PLL 启动期间 APLL2 或 APLL1 的 VCO 校准成功。当外部 XO 时钟具有缓慢或延迟的启动行为时,TI 建议在 XO 输入稳定后,在 APLL2 和 APLL1 上强制进行校准。如需更多信息,请参阅XO 启动缓慢或延迟。
如需旁路掉 XO 频率检测器,可以设置 XO_FDET_BYP 位(在图 7-15 中显示为 EN),使 PLL 控制状态机始终认为 XO 输入有效。用户可以通过状态引脚和状态位观察 LOS_FDET_XO 状态标志。设置 XO_FDET_BYP 位将忽略检测,但不会反映对 LOS_FDET_XO 状态标志的任何更改。