ZHCSQC4A June   2022  – November 2022 IWR6243

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 功能方框图
  6. 修订历史记录
  7. 器件比较
    1. 6.1 相关产品
  8. 端子配置和功能
    1. 7.1 引脚图
    2. 7.2 信号说明
  9. 规格
    1. 8.1 绝对最大额定值
    2. 8.2 ESD 等级
    3. 8.3 上电小时数 (POH)
    4. 8.4 建议运行条件
    5. 8.5 电源规格
    6. 8.6 功耗摘要
    7. 8.7 射频规格
    8. 8.8 FCBGA 封装的热阻特性 [ABL0161]
    9. 8.9 时序和开关特性
      1. 8.9.1 电源时序和复位时序
      2. 8.9.2 同步帧触发
      3. 8.9.3 输入时钟和振荡器
        1. 8.9.3.1 时钟规格
      4. 8.9.4 多缓冲/标准串行外设接口 (MibSPI)
        1. 8.9.4.1 外设说明
          1. 8.9.4.1.1 SPI 时序条件
          2. 8.9.4.1.2 SPI 外设模式开关参数(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出)
          3. 8.9.4.1.3 SPI 外设模式时序要求(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出)
        2. 8.9.4.2 典型接口协议图(外设模式)
      5. 8.9.5 内部集成电路接口 (I2C)
        1. 8.9.5.1 I2C 时序要求
      6. 8.9.6 LVDS 接口配置
        1. 8.9.6.1 LVDS 接口时序
      7. 8.9.7 通用输入/输出
        1. 8.9.7.1 输出时序的开关特性与负载电容 (CL) 间的关系
      8. 8.9.8 摄像头串行接口 (CSI2)
        1. 8.9.8.1 CSI2 开关特性
  10. 详细说明
    1. 9.1 概述
    2. 9.2 功能方框图
    3. 9.3 子系统
      1. 9.3.1 射频 (RF) 和模拟子系统
        1. 9.3.1.1 时钟子系统
        2. 9.3.1.2 发送子系统
        3. 9.3.1.3 接收子系统
      2. 9.3.2 主机接口
    4. 9.4 其他子系统
      1. 9.4.1 CSI2 接口上的 ADC 数据格式
      2. 9.4.2 用于用户应用的 ADC 通道(服务)
        1. 9.4.2.1 GPADC 参数
  11. 10监测和诊断机制
  12. 11应用、实施和布局
    1. 11.1 应用信息
    2. 11.2 适用于工业应用的雷达传感器
    3. 11.3 使用级联配置的成像雷达
  13. 12器件和文档支持
    1. 12.1 器件命名规则
    2. 12.2 文档支持
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 静电放电警告
    6. 12.6 出口管制提示
    7. 12.7 术语表
  14. 13机械、封装和可订购信息
    1. 13.1 封装信息
    2.     封装选项附录
    3. 13.2 卷带包装信息
    4.     托盘信息
    5.     机械数据

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • ABL|161
散热焊盘机械数据 (封装 | 引脚)
订购信息

CSI2 开关特性

在自然通风条件下的工作温度范围内测得(除非另有说明)
参数最小值典型值最大值单位
HPTX
HSTXDBR数据比特率(1/2/4 数据信道 PHY)150600Mbps
fCLKDDR 时钟频率(1/2/4 数据信道 PHY)75300MHz
ΔVCMTX(LF)共模电平变化-5050mV
tR 和 tF20% 至 80% 上升时间和下降时间0.3UI
LPTX 驱动器
tEOT从 THS-TRAIL 周期开始到 LP-11 状态开始的时间105 + 12*UIns
DATA-CLOCK 时序规格
UINOM标称单位间隔1.6713.33ns
UIINST,MIN最小瞬时单位间隔1.131ns
TSKEW[TX]在发送器处测量的数据到时钟偏斜-0.150.15UIINST,MIN
CSI2 时序规格
TCLK-PRE在任何相关数据信道开始从 LP 模式转换到 HS 模式之前,发送器应驱动 HS 时钟的时间。8ns
TCLK-PREPARE在 HS-0 线路状态开始 HS 传输之前发送器立即驱动时钟信道 LP-00 线路状态的时间。3895ns
TCLK-PREPARE + TCLK-ZEROTCLK-PREPARE + 在启动时钟之前发送器驱动 HS-0 状态的时间。300ns
TEOT从 THS-TRAIL 或 TCLKTRAIL 开始到 HS 突发之后 LP-11 状态开始的发送时间间隔。105ns + 12*UIns
THS-PREPARE在 HS-0 线路状态开始 HS 传输之前发送器立即驱动数据信道 LP-00 线路状态的时间。40 + 4*UI85 + 6*UIns
THS-PREPARE + THS-ZEROTHS-PREPARE + 在发送同步序列之前发送器驱动 HS-0 状态的时间。145ns + 10*UIns
THS-EXIT在 HS 突发之后发送器驱动 LP-11 的时间。100ns
THS-TRAIL在 HS 传输突发的最后一个有效载荷数据位之后发送器驱动翻转差分状态的时间。max(8*UI, 60ns + 4*UI)ns
TLPX任何低功耗状态周期的发送长度50ns
IWR6243 HS 发送模式下的时钟和数据时序图 8-10 HS 发送模式下的时钟和数据时序
IWR6243 高速数据传输突发图 8-11 高速数据传输突发
IWR6243 在时钟传输和低功耗模式之间切换时钟通道
CLK 的 HS 到 LP 转换实际上不会发生,因为 CLK 在 HS 模式下始终开启。
图 8-12 在时钟传输和低功耗模式之间切换时钟通道