ZHCSQC4A
June 2022 – November 2022
IWR6243
PRODUCTION DATA
1
1
特性
2
应用
3
说明
4
功能方框图
5
修订历史记录
6
器件比较
6.1
相关产品
7
端子配置和功能
7.1
引脚图
7.2
信号说明
8
规格
8.1
绝对最大额定值
8.2
ESD 等级
8.3
上电小时数 (POH)
8.4
建议运行条件
8.5
电源规格
8.6
功耗摘要
8.7
射频规格
8.8
FCBGA 封装的热阻特性 [ABL0161]
8.9
时序和开关特性
8.9.1
电源时序和复位时序
8.9.2
同步帧触发
8.9.3
输入时钟和振荡器
8.9.3.1
时钟规格
8.9.4
多缓冲/标准串行外设接口 (MibSPI)
8.9.4.1
外设说明
8.9.4.1.1
SPI 时序条件
8.9.4.1.2
SPI 外设模式开关参数(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出)
8.9.4.1.3
SPI 外设模式时序要求(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出)
8.9.4.2
典型接口协议图(外设模式)
8.9.5
内部集成电路接口 (I2C)
8.9.5.1
I2C 时序要求
8.9.6
LVDS 接口配置
8.9.6.1
LVDS 接口时序
8.9.7
通用输入/输出
8.9.7.1
输出时序的开关特性与负载电容 (CL) 间的关系
8.9.8
摄像头串行接口 (CSI2)
8.9.8.1
CSI2 开关特性
9
详细说明
9.1
概述
9.2
功能方框图
9.3
子系统
9.3.1
射频 (RF) 和模拟子系统
9.3.1.1
时钟子系统
9.3.1.2
发送子系统
9.3.1.3
接收子系统
9.3.2
主机接口
9.4
其他子系统
9.4.1
CSI2 接口上的 ADC 数据格式
9.4.2
用于用户应用的 ADC 通道(服务)
9.4.2.1
GPADC 参数
10
监测和诊断机制
11
应用、实施和布局
11.1
应用信息
11.2
适用于工业应用的雷达传感器
11.3
使用级联配置的成像雷达
12
器件和文档支持
12.1
器件命名规则
12.2
文档支持
12.3
支持资源
12.4
商标
12.5
静电放电警告
12.6
出口管制提示
12.7
术语表
13
机械、封装和可订购信息
13.1
封装信息
封装选项附录
13.2
卷带包装信息
托盘信息
机械数据
封装选项
请参考 PDF 数据表获取器件具体的封装图。
机械数据 (封装 | 引脚)
ABL|161
散热焊盘机械数据 (封装 | 引脚)
订购信息
zhcsqc4a_oa
1
特性
FMCW 收发器
集成 PLL、发送器、接收器、基带和 ADC
57GHz 至 64GHz 的覆盖范围,具有 7GHz 的可用带宽
四个接收通道
三个发送通道
支持 6 位移相器,可实现 TX 波束形成
基于分数 N PLL 的超精确线性调频脉冲引擎
TX 功率:+12dBm
RX 噪声系数:10dB
1MHz 时的相位噪声:
–93dBc/Hz
内置校准和自检
针对工艺和温度进行自校准的系统
主机接口
通过 SPI 或 I2C 接口与外部处理器进行控制连接
通过 MIPI D-PHY、CSI2 v1.1 及 LVDS 与外部处理器进行数据连接(仅用于调试)
通过中断实现故障报告
符合功能安全标准
专为功能安全应用开发
可提供使
IEC 61508
功能安全系统设计满足
SIL 3
要求的文档
硬件完整性高达
SIL-2
级
安全相关认证
通过 TUV SUD 的
IEC 61508
认证
SIL-2
IWR6243
高级特性
嵌入式自监控,有限使用主机处理器
复基带架构
可以选择级联多个器件以增加通道数
嵌入式干扰检测功能
电源管理
内置 LDO 网络,可增强 PSRR
I/O 支持双电压 3.3V/1.8V
时钟源
支持外部驱动、频率为 40MHz 的时钟(方波/正弦波)
支持 40MHz 晶体与负载电容器相连接
轻松的硬件设计
0.65mm 间距、161 引脚 10.4mm × 10.4mm 覆晶 BGA 封装,可实现轻松组装和低成本 PCB 设计
小尺寸解决方案
运行条件:
结温范围:–40°C 至 105°C 的
图 1-1
适用于
工业
应用的雷达传感器