ZHCSID5H April 2018 – June 2024 ISO1410 , ISO1412 , ISO1430 , ISO1432 , ISO1450 , ISO1452
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
图 6-1 DW 封装16 引脚 SOIC全双工器件顶视图| 引脚 | 类型(1) | 说明 | |
|---|---|---|---|
| 名称 | 编号 | ||
| A | 14 | I | 总线侧接收器非反相输入 |
| B | 13 | I | 总线侧接收器反相输入 |
| D | 6 | I | 驱动器输入 |
| DE | 5 | I | 驱动器使能。该引脚在高电平时启用驱动器输出,在低电平或开路时禁用驱动器输出。 |
| GND1(2) | 2 | — | VCC1 的接地连接 |
| GND1(2) | 8 | — | VCC1 的接地连接 |
| GND2(2) | 9 | — | VCC2 的接地连接 |
| GND2(2) | 15 | — | VCC2 的接地连接 |
| NC(3) | 7 | — | 无内部连接 |
| NC(3) | 10 | — | 无内部连接 |
| R | 3 | O | 接收器输出 |
| RE | 4 | I | 接收器启用。该引脚在高电平或开路时禁用接收器输出,在低电平时启用接收器输出。 |
| VCC1 | 1 | — | 逻辑侧电源 |
| VCC2 | 16 | — | 接收器侧电源 |
| Y | 11 | O | 驱动器同相输出 |
| Z | 12 | O | 驱动器反相输出 |