ZHCSIG7C July 2018 – August 2025 DAC61416 , DAC71416 , DAC81416
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
器件中的每个 DAC 对都可独立配置成作为差分输出对运行。通过写入 DACx 通道来更新 DACx-y 对的差分输出。为确保正常运行,请在启用差分模式之前将两个 DAC 对配置为相同的输出范围。图 6-2 和图 6-3 分别显示了经配置用于 ±20V 和 0V 至 40V 运行的 DAC 差分对的理想差分输出电压 (VDIFF) 和共模电压 (VCM)。
配置为差分输出后,通过更新 DACx 切换寄存器将 DACx 对设置为切换操作;请参阅节 6.4.1。
两个差分信号之间如果不平衡,会导致共模误差和振幅误差。该器件包含一个偏移寄存器,让用户能够向 DACx-y 差分对的 DACy 通道引入电压偏移,以补偿两个通道之间的直流偏移误差。偏移补偿提供一个大约 ±0.2%FSR 的调整窗口。在更新偏移寄存器后重写差分 DAC 数据寄存器。
图 6-2 差分双极输出(16 位):
图 6-3 差分单极输出(16 位):