ZHCSUB0 January   2024 AWR2544

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
    1. 3.1 功能方框图
  5. 器件比较
  6. 相关产品
  7. 引脚配置和功能
    1. 6.1 引脚图
    2. 6.2 引脚属性
    3. 6.3 信号说明 - 数字
    4. 6.4 信号说明 - 模拟
  8. 规格
    1. 7.1  绝对最大额定值
    2. 7.2  ESD 等级
    3. 7.3  上电小时数 (POH)
    4. 7.4  建议运行条件
    5. 7.5  一次性可编程 (OTP) 电子保险丝的 VPP 规格
      1. 7.5.1 建议的 OTP 电子保险丝编程操作条件
      2. 7.5.2 硬件要求
      3. 7.5.3 对硬件保修的影响
    6. 7.6  电源规格
    7. 7.7  功耗摘要
    8. 7.8  射频规格
    9. 7.9  热阻特性
    10. 7.10 电源时序和复位时序
    11. 7.11 输入时钟和振荡器
      1. 7.11.1 时钟规格
    12. 7.12 外设信息
      1. 7.12.1 QSPI 闪存存储器外设
        1. 7.12.1.1 QSPI 时序条件
        2. 7.12.1.2 QSPI 时序要求 #GUID-C38B9713-DC57-4B3B-8AFF-A79AF70E5A5A/GUID-97D19708-D87E-443B-9ADF-1760CFEF6F4C #GUID-C38B9713-DC57-4B3B-8AFF-A79AF70E5A5A/GUID-0A61EEC9-2B95-4C27-B219-18D27C8F9430
        3. 7.12.1.3 QSPI 开关特性 #GUID-D1480E86-4079-4A44-A68A-26C2D9F4506B/T4362547-64 #GUID-D1480E86-4079-4A44-A68A-26C2D9F4506B/T4362547-65
      2. 7.12.2 多缓冲/标准串行外设接口 (MibSPI)
        1. 7.12.2.1 MibSPI 外设说明
        2. 7.12.2.2 MibSPI 发送和接收 RAM 组织结构
          1. 7.12.2.2.1 SPI 时序条件
          2. 7.12.2.2.2 SPI 控制器模式开关参数(时钟相位 = 0、SPICLK = 输出、SPISIMO = 输出和 SPISOMI = 输入) #GUID-3DD8619F-41DB-47CF-9AF7-5916CFF97E61/T4362547-236 #GUID-3DD8619F-41DB-47CF-9AF7-5916CFF97E61/T4362547-237 #GUID-3DD8619F-41DB-47CF-9AF7-5916CFF97E61/T4362547-238
          3. 7.12.2.2.3 SPI 控制器模式开关参数(时钟相位 = 1、SPICLK = 输出、SPISIMO = 输出和 SPISOMI = 输入) #GUID-220CE6B8-D17E-48AF-BF69-AAEC97D55C95/T4362547-244 #GUID-220CE6B8-D17E-48AF-BF69-AAEC97D55C95/T4362547-245 #GUID-220CE6B8-D17E-48AF-BF69-AAEC97D55C95/T4362547-246
        3. 7.12.2.3 SPI 外设模式 I/O 时序
          1. 7.12.2.3.1 SPI 外设模式开关参数(SPICLK = 输入、SPISIMO = 输入和 SPISOMI = 输出) #GUID-BF2B230C-8F03-4C6A-A240-6DFD0CEC87C8/T4362547-70 #GUID-BF2B230C-8F03-4C6A-A240-6DFD0CEC87C8/T4362547-71 #GUID-BF2B230C-8F03-4C6A-A240-6DFD0CEC87C8/T4362547-73
      3. 7.12.3 以太网交换机 (RGMII/RMII/MII) 外设
        1. 7.12.3.1  RGMII/RMII/MII 时序条件
        2. 7.12.3.2  RGMII 发送时钟开关特性
        3. 7.12.3.3  RGMII 发送数据和控制开关特性
        4. 7.12.3.4  RGMII 接收时钟时序要求
        5. 7.12.3.5  RGMII 接收数据和控制时序要求
        6. 7.12.3.6  RMII 发送时钟开关特性
        7. 7.12.3.7  RMII 发送数据和控制开关特性
        8. 7.12.3.8  RMII 接收时钟时序要求
        9. 7.12.3.9  RMII 接收数据和控制时序要求
        10. 7.12.3.10 MII 发送开关特性
        11. 7.12.3.11 MII 接收时钟时序要求
        12. 7.12.3.12 MII 接收时序要求
        13. 7.12.3.13 MII 发送时钟时序要求
        14. 7.12.3.14 MDIO 接口时序
      4. 7.12.4 LVDS 仪表和测量外设
        1. 7.12.4.1 LVDS 接口配置
        2. 7.12.4.2 LVDS 接口时序
      5. 7.12.5 UART 外设
        1. 7.12.5.1 SCI 时序要求
      6. 7.12.6 内部集成电路接口 (I2C)
        1. 7.12.6.1 I2C 时序要求 #GUID-5F6D5D17-1161-44B3-ABD1-283215937B93/T4362547-185
      7. 7.12.7 增强型脉宽调制器 (ePWM)
      8. 7.12.8 通用输入/输出
        1. 7.12.8.1 输出时序的开关特性和负载电容间的关系 (CL) #GUID-918A19D2-41ED-481C-96AE-E1C69B8B3446/T4362547-45 #GUID-918A19D2-41ED-481C-96AE-E1C69B8B3446/T4362547-50
    13. 7.13 仿真和调试
      1. 7.13.1 仿真和调试说明
      2. 7.13.2 JTAG 接口
        1. 7.13.2.1 IEEE 1149.1 JTAG 的时序要求
        2. 7.13.2.2 IEEE 1149.1 JTAG 的开关特性
      3. 7.13.3 ETM 跟踪接口
        1. 7.13.3.1 ETM 跟踪时序要求
        2. 7.13.3.2 ETM 跟踪开关特性
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 子系统
      1. 8.3.1 射频 (RF) 和模拟子系统
        1. 8.3.1.1 射频时钟子系统
        2. 8.3.1.2 发送子系统
        3. 8.3.1.3 接收子系统
      2. 8.3.2 处理器子系统
      3. 8.3.3 汽车接口
    4. 8.4 其他子系统
      1. 8.4.1 硬件加速器子系统
      2. 8.4.2 安全性 – 硬件安全模块
      3. 8.4.3 用于用户应用的 ADC 通道(服务)
  10. 监控和诊断
    1. 9.1 监测和诊断机制
  11. 10应用、实现和布局
    1. 10.1 应用信息
    2. 10.2 短距离和中距离雷达
    3. 10.3 参考原理图
  12. 11器件和文档支持
    1. 11.1 器件支持
  13. 12器件命名规则
    1. 12.1 工具与软件
    2. 12.2 文档支持
    3. 12.3 支持资源
    4. 12.4 商标
    5. 12.5 静电放电警告
    6. 12.6 术语表
  14. 13修订历史记录
  15. 14机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
  • AMQ|248
散热焊盘机械数据 (封装 | 引脚)
订购信息

信号说明 - 模拟

接口信号名称引脚类型说明 焊球

编号

波导发射发送器O针对 TX 输出的波导发射
接收器I针对 RX 输入的波导发射
复位NRESETI芯片的上电复位。低电平有效。NRESET 需要拉低至少达 20µs,以确保器件正确复位。

E17

基准振荡器CLKPI在 XTAL 模式下:基准晶体的输入
在外部时钟模式下:单端输入基准时钟端口

F2

CLKMI在 XTAL 模式下:基准晶体的反馈驱动
在外部时钟模式下:将此端口接地

E1

以太网的基准时钟

OSC_CLK_OUT_ETH

O

可用于替换与以太网 PHY IC 一起使用的 25MHz 晶体(EVM 上的 OSC_CLK_OUT_25)

C1

基准时钟OSC_CLKOUTO清理 PLL 后时钟子系统的基准时钟输出

(EVM 上的 OSC_CLKTOP)

C2

带隙电压VBGAPO器件的带隙基准输出

K1

电源VDD功率1.2V 数字电源

A15、D18、M14、M15、M16、N13、N15、P13、P15、R14、U9

VDD_SRAM电源用于内部 SRAM 的 1.2V 电源轨

U13

VNWA电源用于 SRAM 阵列反馈偏置的 1.2V 电源轨

C18

VIOIN电源I/O 电源(3.3V 或 1.8V):所有 CMOS I/O 都将在此电源上运行

A12、N18、U12

VIOIN_18电源用于 CMOS IO 的 1.8V 电源

A13、R18、U10

VDDA_18CLK电源用于时钟模块的 1.8V 电源

A2

VDDA_18PM电源用于 PM 模块的 1.8V 电源

K2

VIOIN_18CSI电源用于 CSI 端口的 1.8V 电源

H18

VPP电源保险丝链的电压电源

M18

电源VDDA_10RF1电源1V 模拟和射频电源,VDDA_10RF1 和 VDDA_10RF2 可以在电路板上短接

M1

VDDA_10RF2电源1V 模拟和射频电源

A3、A4

VDDA_18BB电源1.8V 模拟基带电源

N1

VDDA_18VCO电源1.8V 射频 VCO 电源

J2

VSS(2)接地数字接地

A14、A18、E18、H12、H17、J12、L14、L16、M12、P12、P18、U1、U11、U18

VSSA(3)接地模拟接地

A1、A5、B1、B2、B3、B4、B12、B13、B14、B15、B16、C3、C4、C5、C6、C7、C8、C9、C10、C11、C12、C16、D1、D2、D3、D7、D8、D11、D12、D16、E2、E3、E7、E8、E11、E12、E13、E14、E15、E16、F1、F3、F4、F5、F6、F7、F8、F11、F12、F13、F14、F15、F16、G1、G2、G3、G4、G5、G6、G8、G9、G10、G11、G12、G13、G16、H3、H6、H7、H8、H9、H10、H11、H13、H16、J1、J3、J6、J7、J11、J13、J16、K3、K6、K7、K11、K13、K14、K15、K16、L3、L4、L5、L6、L7、L8、L9、L10、L11、M3、M4、M5、M6、M7、M8、M9、M10、M11、N3、N7、N8、N11、P3、P7、P8、P11、R3、R4、R5、R6、R7、R8、R11、T8、T9、T10、T11

内部 LDO 输出/输入VOUT_14APLLO内部 LDO 输出

H2

VOUT_14SYNTHO内部 LDO 输出

H1

用于外部电压监控的通用 ADC 输入(1)ADC1IADC 通道 1

L2

ADC2IADC 通道 2

L1

ADC5I

ADC 通道 5

N2

ADC6I

ADC 通道 6

M2

有关详细信息,请参阅节 8.4.3
转角 BGA 具有 VSS 和冗余功能,这意味着如果它们出现故障,器件仍将正常工作。
发射前后的 VSSA BGA 并不是多余的,而是功能所必需的。