ZHCSVA8 April 2024 AFE20408
PRODUCTION DATA
该器件持续监控每个 DAC 组的缓冲器放大器电源以确保正常运行。每个 DAC 组的有效电源电压范围如表 6-2 所示。
| DAC 组电源配置 | 电源 | |
|---|---|---|
| VCC[A,B] | VSS[A,B] | |
| 无效配置 | 0V ≤ VCC < 3V | –3V < VSS ≤ 0V |
| VCC 配置 | 3V ≤ VCC ≤ 11V | VSS = 0V |
| 无效配置 | 3V ≤ VCC ≤ 11V | VSS < 0V |
| VSS 配置 | VCC = 0V | –11V ≤ VSS < –3V |
| 无效配置 | VCC > 0V | –11V ≤ VSS < –3V |
在运行期间,如果 VDD 降至 3V 以下或 VIO 降至 1.65V 以下,则会生成一个上电复位事件,并且所有 DAC 输出都恢复到 VSS 钳位模式。如果 VCC[A,B]、VSS[A,B] 或内部基准电压降至指定的阈值以下,不会进行上电复位;但是,相应的警报位会在 ALARM_STATUS 寄存器(均位于全局寄存器页面)中激活,进而可用于自动关断 DAC 输出。