ZHCSVB1 January 2025 ADS8661W
PRODUCTION DATA
| 最小值 | 典型值 | 最大值 | 单位 | |||
|---|---|---|---|---|---|---|
| 转换周期 | ||||||
| fcycle | 采样频率 | 1250 | kSPS | |||
| tcycle | ADC 周期时长 | 1/fcycle | s | |||
| tacq | 采集时间 | 250 | ns | |||
| 异步复位 | ||||||
| twl_RST | 脉冲持续时间:RST 为低电平 | 100 | ns | |||
| SPI 兼容串行接口 | ||||||
| fCLK | 串行时钟频率 | 66.67 | MHz | |||
| tCLK | 串行时钟时间周期 | 1/fCLK | ||||
| tPH_CK | SCLK 高电平时间 | 0.45 | 0.55 | tCLK | ||
| tPL_CK | SCLK 低电平时间 | 0.45 | 0.55 | tCLK | ||
| tSU_CSCK | 建立时间:CONVST/CS 下降沿至第一个 SCLK 捕捉边沿 | 7.5 | ns | |||
| tSU_CKDI | 建立时间:SDI 数据有效至 SCLK 捕捉边沿 | 7.5 | ns | |||
| tHT_CKDI | 保持时间:SCLK 捕捉边沿至 SDI 上的(前一个)数据有效 | 7.5 | ns | |||
| 源同步串行接口(外部时钟) | ||||||
| fCLK | 串行时钟频率 | 66.67 | MHz | |||
| tCLK | 串行时钟时间周期 | 1/fCLK | ||||
| tPH_CK | SCLK 高电平时间 | 0.45 | 0.55 | tCLK | ||
| tPL_CK | SCLK 低电平时间 | 0.45 | 0.55 | tCLK | ||